## 研究成果報告書 科学研究費助成事業

ふわ ニ ケ 6 H 



| マ和 九 年 6 月 5 日現在                                                                                                                  |
|-----------------------------------------------------------------------------------------------------------------------------------|
| 機関番号: 1 7 1 0 4                                                                                                                   |
| 研究種目: 基盤研究(A) ( 一般 )                                                                                                              |
| 研究期間: 2015~2018                                                                                                                   |
| 課題番号: 15日01706                                                                                                                    |
| 研究課題名(和文)超並列アナログ脳型LSIに向けたナノ構造メモリ素子とその集積回路化の研究                                                                                     |
|                                                                                                                                   |
| 研究課題名(英文)A study of nanostructure memory devices and their integrated circuits toward<br>massively parallel analog brain-like LSI |
| 研究代表者                                                                                                                             |
| 森江 隆(Morie, Takashi)                                                                                                              |
|                                                                                                                                   |
| 九州工業大学・大学院生命体工学研究科・教授                                                                                                             |
|                                                                                                                                   |
|                                                                                                                                   |
| 研究者番号:20294530                                                                                                                    |

交付決定額(研究期間全体):(直接経費) 33,400,000 円

研究成果の概要(和文):脳型知能処理を実行する高集積かつ高電力効率ハードウェアの実現のために,時間領 域アナログ集積回路方式を考案し,最先端デジタル方式の10倍大きなサイズの製造技術を用いて,30倍高効率 (低消費エネルギー)な集積回路(LSI)を開発した.最新技術を用いれば100倍以上の高効率性を実現できる見通 しを得た.この集積回路に必要とされるメモリ素子について,アナログ記憶および高抵抗を実現する抵抗変化型 メモリ素子作製技術を開発するとともに,安定アナログ動作のためにMOSFETと結合した多並列構造を考案して機 能を実証した.さらに,脳型処理に必要とされるノイズを生成するナノ構造を試作し,その有効性を評価した.

研究成果の学術的意義や社会的意義 社会に普及が進んでいる人工知能(AI)をさらに高度化し,人の脳の機能に近づけるために,脳型処理モデルと そのハードウェア化の研究が必要である.本研究では,現在のデジタル計算機主体のAIに対して飛躍的に高効率 化できる新しい集積回路方式を提案し,それに必要なデバイス,特にアナログメモリ素子とノイズ発生素子につ いての基盤技術を開発した.この技術を発展させることで,人々に寄り添うAIの開発が進展することが期待でき る.

研究成果の概要(英文): To realize highly integrated and highly power efficient hardware implementing brain-like intelligent processing, we proposed a time-domain analog circuit architecture, and developed a large-scale integrated circuit (LSI) that achieves 30 times higher efficiency (lower energy consumption) using ten times larger fabrication technology compered to state-of-the-art digital LSIs. If the latest fabrication technology is used, more than 100 times higher efficiency can be achieved. As memory devices required to this circuit architecture, we developed for achieved for resistance achieves required to this circuit architecture, we developed fabrication technology for resistance change random access memory (ReRAM) devices that realize analog memory property and high resistance. We also proposed a parallel connected ReRAM-MOSFET device structure for stable analog operation and evaluated its function. We also fabricated nanostructures generating noise, which is required for brain-like processing, and their effectiveness was evaluated.

研究分野: 脳型集積システム

キーワード: ソフトコンピューティング 素子 ナノ構造 集積回路 ニューラルネットワーク 脳型人工知能ハードウェア 抵抗変化型メモリ 様 式 C-19、F-19-1、Z-19、CK-19(共通)1.研究開始当初の背景

脳型処理専用ハードウェアとして,2014 年に IBM から既存 CMOS ディジタル集積回路技 術を用いて 100 万ニューロン相当の脳型計算を実行する LSI チップ(TrueNorth)が発表さ れた.これは、高速で動作するディジタル・コア回路で多数のニューロン・シナプス動作を計 算する「仮想ニューロン」方式であるが、この方式ではスパイク同期等による脳型情報処理を 直接扱うことができない.また、脳内で有効に用いられていると考えられているノイズ(ゆら ぎ)についても、ディジタル方式での実現は極めて非効率である.これに対して、すべてのニ ューロン・シナプス機能を物理的に実現する「実ニューロン」方式はこれらの問題を解決する が、これを大規模に集積回路化するには、ニューロン・シナプス回路のチップ上の占有面積と 消費電力の低減が課題である.既存ディジタル方式を用いる限り、ムーアの法則の終焉が予測 される中、飛躍的な低消費電力化は難しい.そこで、脳の情報処理様式と同じアナログ動作の 回路を用いればそれらの課題の解決が期待できるが、現在に至るまで脳型処理に向いた実用的 なアナログメモリ素子がないことが最大の障壁となっていた.

一方,究極的な低消費電力性と高集積性を謳うナノ構造については,研究代表者は分担者・ 寒川と遠藤との共同研究で,自己組織化的ナノ構造作製術を利用したナノディスクアレイ (NDA)構造を最先端ナノサイズ Fin 型トランジスタ(FinFET)と組合せて,シナプス後電 位を生成するニューロン素子の作製に成功した.ここで,FinFET は省電力性と併せて,超低 ゲート容量により電子のトンネル移動のランダム性を出現させるために採用した.これにより ゆらぎ利用脳型処理素子としての可能性を見いだした.また,長年の課題であったシナプス荷 重用アナログメモリ素子として,近年,抵抗変化型メモリ(ReRAM)素子の開発が盛んであ る.しかし,ディジタル応用向けのReRAM素子はアナログ記憶の制御性が不十分で,精度に 課題があると共に,抵抗値が数10kΩであるために,低消費電力性に課題がある.研究代表者 はこの種の新型メモリ素子のためのシナプス学習回路を考案しており,分担者・高橋はReRAM 素子の製造法及び特性解明に関して多くの実績がある.実ニューロン方式モデル・回路につい ては,代表者は1990年代から研究を続けており,スパイクタイミング依存シナプス可塑性

(STDP)機能を搭載したスパイク駆動型ニューラルネットワーク LSI を開発し,スパイクの 同期性を利用した連想メモリ動作を初めて実現した.また,科研費・挑戦的萌芽研究において, 脳型視覚処理の結合 MRF モデルをスパイクタイミングで表現して,世界最高レベルの低消費 電力性能を実現する LSI チップを開発した.以上の実績から新しい着想を得て,既存の最先端 ディジタル脳型 LSI の性能を大幅に凌駕するアナログ方式脳型 LSI を構築できる可能性を見 いだした.

## 2. 研究の目的

時空間情報処理を物理的に実現する実ニューロン方式脳型集積システム構築のために、分子の自己組織化機能によるナノ構造作製技術を駆使して、最大の課題であった制御性の高いアナログ記憶・学習機能素子を開発すると共に、ゆらぎを利用する脳型情報処理素子と回路を新たに開発する.すなわち、これまでの研究実績に基づいて、全く新しいナノ構造抵抗変化型アナログ記憶素子およびゆらぎ(ノイズ)を利用したシナプス素子を開発し、学習機能搭載の脳型 情報処理素子と回路・システムの基盤技術を開発する.開発した技術を用いて、確率的脳型情報処理として、ディープ・ラーニング(深層学習)向け制約付きボルツマンマシン(RBM)の 機能を実証する.

## 3.研究の方法

本研究では、以下の①②を並行して実施し、さらに③④を実施した.

- ① 新ナノ構造 ReRAM 素子の構造・製造法の確立
- ② 実ニューロン方式アナログ脳型システムのアーキテクチャの開発
- ③ アナログ記憶動作のための制御回路の設計
- ④ ゆらぎ演算素子の作製技術の確立

4. 研究成果

(1) ナノ構造 ReRAM 素子の構造・製造法の研究

① 通常構造の ReRAM 素子について、そのアナログ値書込み特性を詳細に評価し、材料につい ては WOx 系よりも MoOx 系の方がアナログ値制御に適していること、TaOx 系でアナログ書込が 可能であることを確認し、負電圧制御で所定の抵抗値に設定できることを確認した. CMOS プロ セスとの整合性を考慮して、A1 配線上に ReRAM 素子を形成する製造法を考案し、nMOSFET と結 合した Pt/Cu/MoOx/A1<sub>2</sub>O<sub>3</sub>/A1 構造の ReRAM 素子を作製してアナログ抵抗値制御特性を確認した. デジタルメモリとして実用化されている TaOx 系 ReRAM 素子での絶縁膜形成条件と多値・アナ ログ特性の実現条件および書き換え耐性の関係を評価し、安定な多値動作の実現には膜厚とス パッタリング時の酸素分圧の特定な組み合わせが重要であることがわかった. また、TaOx 系 ReRAM 素子における動作メカニズムとして、Valence Change Memory (VCM) と Electrochemical Memory (ECM) のうちどちらが支配的かは上部電極により決まると考えられ、その材料としてそ れぞれ Ta および Cu を用いて、TaOx 絶縁膜の形成条件を変えて ReRAM を試作して特性を評価し た. その結果、ReRAM 動作には初期状態が大きく影響することがわかり、時間領域動作のため



図1:ReRAMの動作原理と書き込み特性

② ReRAM 素子のバラツキを積極的に利用してアナログメモリ特性を安定して実現する手法と デバイス構造を考案した.nMOSFET と結合した MoOx 系 ReRAM 素子を複数個並列に結合した素子 において,アナログ書込特性の制御性向上とバラツキ低減が可能であることを確認し,FinFET との結合によりナノサイズのアナログメモリ素子実現の可能性を見いだした.

Si 基板上に nMOSFET ( $W/L=6/2\mu m$ )を作製し、平坦化処理した Al 電極開口部の表面に自然形成された Al<sub>2</sub>O<sub>3</sub>を介して、20 nm 厚の MoOx 薄膜を反応性スパッタにより形成し、Cu 上部電極(30 nm 厚)、Pt (100 nm)を成膜し ReRAM 素子を作製した(図 2a).この素子を複数個並列接続した集合素子を作製し、素子に外付け抵抗 R (10k  $\Omega$ )を直列に接続し、パルス電圧を印加して、ReRAM 素子-R 間ノード電位(Vre)を測定した(図 2b).高抵抗状態の 16 並列接続 ReRAM 素子において、SET 用パルスおよび Read パルスをそれぞれ Vin、Vg に印加し、Read パルス印加時間内の Vre の平均値を求めた(図 2c).書き込み時に印加する Vg (=Vg(w))を 1V から上昇させた結果、Vg(w)を高くするにつれて ReRAM 素子の抵抗値が低下し、Vre が低下した.変化特性のバラツキはほとんど生じないことが確認できた.試行回数毎の抵抗値の変化量の違いは、複数接続した ReRAM 素子内で低抵抗化する素子の個数の違いであることがわかった.



図 2: 多並列 ReRAM-MOSFET 構造と測定結果

(2) アナログメモリ素子を組み込む集積システムに適用する脳型処理モデルとエミュレーションの研究・脳型時間軸情報処理モデルへの適用

現在広く用いられるようになってきた深層学習ベースの AI および脳型処理モデルの実装に 共通の課題として,積和演算の高効率(低消費電力)実行があり,ディジタル方式を中心に様々 な AI チップが発表されている.多値(アナログ値)を含む積和演算で,演算効率 10 TOPS/W (Tera-operations per second per watt)程度が現在の最高性能である.一方,現在の AI 技 術では2値同士の積和演算(XNOR 演算の総和に相当)でも画像認識などでは有効であることが 知られており、その方式ではキャパシタへのアナログ的な電荷加算手法を利用して 700 TOPS/W の高効率チップも報告されている.

研究代表者らは時間領域アナログ演算方式を提案し,極めて高い高効率積和演算を実現できることを見いだし,CMOS LSI 技術を用いてその性能を実証した(図3). これは,パルスタイミングに情報を表現して(図3a),抵抗と容量で構成される回路の過渡応答でシナプス演算(積和演算)を実行する方式である(図3b).アナログ抵抗およびスイッチを抵抗変化型メモリ素子で実現することで,実用的かつ高集積・超低消費電力な脳型集積回路を構成できることを示した.

アナログメモリ素子の利用を前提としたシナプス回路を考案し、メモリ素子を MOSFET で模擬した評価用回路および2値を記憶する積和演算回路を TSMC 0.25µm 技術を用いて設計し、試作チップ測定により 300 TOPS/W の演算エネルギー効率を得た(図 3c). これは1桁微細な製造技術を用いる既存ディジタル CMOS 方式に比べても1桁以上高効率であり、同程度の微細化技術を用いれば提案方式により最先端ディジタル方式に比べて 100 倍以上の高い電力効率を実現できることを示している. 試作チップを測定して、素子バラツキの影響やノイズによるジッタ(時間領域でのノイズゆらぎ)の大きさとその影響、および温度変化の依存性を評価し、実応用に耐える特性を実現できることを示した. この方式は平成 28 年度に国内出願を行い、平成 29 年度にJST の補助を得て外国出願(PCT、台湾)し、台湾特許は成立した.



図3:時間領域アナログ集積回路方式とLSIチップ

(3) アナログ ReRAM のための脳型学習制御回路の研究・ナノ構造メモリ素子と MOS 回路との 結合設計・試作・評価

前項の ReRAM 素子では、MOSFET のゲート電圧を制御することでアナログ的な低抵抗化(SET 動 作)を実現でき、一方で、ReRAM に印加する電圧の印加時間(パルス幅またはパルス数)で高 抵抗化(RESET 動作)でのアナログ値制御が可能なことを明らかにした.その制御回路を考案・ 設計し、脳の神経回路網での基本的学習機能であるスパイクタイミング依存シナプス可塑性 (STDP)特性を実デバイスにより実現した.また、TSMC 0.25µm 技術により制御回路の集積回 路設計を行った.さらに、STDP 特性を集積回路で効率的に実装するために、ニューロン回路内 の振動子回路を利用することで、少ない素子数のシナプス回路を設計・試作し、実デバイスに よる動作確認を行った.

(4) ナノ構造ゆらぎ演算素子の構造・製造法の研究とそのエミュレーション

ナノ構造でのゆらぎ現象を確率的情報処理モデルに適用するために、単層 Fe-MgF<sub>2</sub>グラニュ ラー薄膜でのナノドットアレイにおけるトンネルタイミングのゆらぎが利用できる可能性を見 いだし、ゆらぎによるノイズ生成を室温で観測した(図 4).この素子は CMOS 技術とも整合性 が良く、単電子素子としてのクーロン振動も低温(7K)で観測されており(図 4e)、ナノドッ ト間距離とドットサイズの調整により高い周波数のノイズ生成など、今後の発展が期待される.

また、ディジタルシステムによるエミュレータとして、固定ビット長での乗算時の桁あふれ ビットを乱数として利用する方式を考案し、制限ボルツマンマシン動作を確認した.ゆらぎの 実現手法として、確率的動作の代わりにカオス現象を利用するカオスボルツマンマシンをディ ジタルおよびアナログ集積回路により実装した.ディジタル(FPGA)実装では200 ニューロン 以上の全結合構造を実現し、N クイーン問題などの最適化問題解法に適用した.アナログ専用 チップでの実装では、14 ニューロン全結合ネットワーク回路においてアニーリングによるエネ ルギー減少を確認するとともに、ディジタル方式に比べて高いエネルギー効率を得た.



図4:単層Fe-MgF2グラニュラー薄膜の作製と測定結果

- 5. 主な発表論文等
- 〔雑誌論文〕(計43件)
- M. Yamaguchi, G. Iwamoto, H. Tamukoh, <u>T. Morie</u>, An Energy-efficient Time-domain Analog VLSI Neural Network Processor Based on a Pulse-width Modulation Approach, arXiv.org, arXiv:1902.07707, 2019. 査読無 <u>https://arxiv.org/abs/1902.07707</u>
- ② H. Firdaus, T. Watanabe, M. Hori, D. Moraru, <u>Y. Takahashi</u>, A. Fujiwara, Y. Ono, Detection of single holes generated by impact ionization in silicon, Applied Physics Letters, 113, 163103-1-5 (2018). 査読有 doi: 10.1063/1.5046865
- ③ <u>T. Morie</u>, Analog Memory Devices and Circuits for Future Brain-like AI Processors, Int. Workshop on Dielectric Thin Films for Future Electron Devices: Science and Technology (IWDTF 2017), pp. 6-7, 2017. 査読有
- ④ M. Yamaguchi, H. Tamukoh, H. Suzuki, <u>T. Morie</u>, A CMOS Chaotic Boltzmann Machine Circuit and Three-neuron Network Operation, Proc. Int. Joint Conf. on Neural Networks (IJCNN 2017), pp. 1218-1224, 2017. 査読有

〔学会発表〕(計93件)

- ① M. Yamaguchi, G. Iwamoto, Y. Abe, Y. Tanaka, Y. Ishida, H. Tamukoh, <u>T. Morie</u>, Live Demonstration: A VLSI Implementation of Time-Domain Analog Weighted-Sum Calculation Model for Intelligent Processing on Robots, Int. Symp. on Circuits and Systems, 2019.
- ② 瘧師 貴幸,浅井 佑基,福地 厚,有田 正志,高橋 庸夫,単層 Fe-MgF<sub>2</sub>グラニュラー単電 子トランジスタにおける等周期クーロン振動特性の解析,第 66 回応用物理学会 春季学術 講演会,2019.
- ③ <u>森江</u>隆, 立野 勝巳, 高田 健介, 川内 聖士, 下留 諒, 田向 権, 次世代 AI のための脳型 記憶処理モデルと新デバイス技術への期待, 第 66 回応用物理学会 春季学術講演会, 2019.
- ④ <u>森江 隆</u>, 脳型情報処理のための時間領域アナログ演算方式回路とアナログメモリデバイス, JEITA 先端電子材料・デバイス技術フォーラム, 2018.

〔産業財産権〕 ○出願状況(計 1件) 名称:積和演算装置 発明者:森江 隆,王 権,田向 権 権利者:九州工業大学 種類:特許 番号:特願 2016-161182 出願年:2016 国内外の別:国内・PCT

○取得状況(計 1件)

名称:積和演算装置 発明者:森江 隆,王 権,田向 権 権利者:九州工業大学 種類:特許 番号: I620118 取得年:2018 国内外の別:台湾 [その他] ホームページ等:http://www.brain.kyutech.ac.jp/~morie/ 6. 研究組織 (1)研究分担者 研究分担者氏名:高橋 庸夫 ローマ字氏名: TAKAHASHI, Yasuo 所属研究機関名:北海道大学 部局名:情報科学研究科 職名:教授 研究者番号(8桁): 90374610 研究分担者氏名:寒川 誠二 ローマ字氏名: SAMUKAWA, Seiji 所属研究機関名:東北大学 部局名:流体科学研究所 職名:教授 研究者番号(8桁): 30323108 研究分担者氏名:遠藤 和彦 ローマ字氏名: ENDO, Kazuhiko 所属研究機関名:国立研究開発法人産業技術総合研究所 部局名:エレクトロニクス・製造領域 職名:研究グループ長 研究者番号(8桁):60392594 (2)研究協力者 研究協力者氏名 : 田向 権 ローマ字氏名: TAMUKOH, Hakaru 研究協力者氏名:大野 武雄 ローマ字氏名: OHNO, Takeo 研究協力者氏名: 久保田 智広 ローマ字氏名: KUBOTA, Tomohiro 研究協力者氏名 : 東原 敬 ローマ字氏名: TOHARA, Takashi 研究協力者氏名:安藤 秀幸 ローマ字氏名: ANDO, Hideyuki 研究協力者氏名:富崎 和正 ローマ字氏名: KAZUMASA TOMIZAKI 研究協力者氏名:加藤 孝史 ローマ字氏名: KATO, Takashi 研究協力者氏名 : 王 権 ローマ字氏名: WANG, Quan 研究協力者氏名:谷村 大志 ローマ字氏名: TANIMURA, Hiroshi 研究協力者氏名:山口 正登志 ローマ字氏名: YAMAGUCHI, Masatoshi 研究協力者氏名:原田 將敬 ローマ字氏名: HARADA, Masataka 研究協力者氏名:岩元 剛毅 ローマ字氏名: IWAMOTO, Goki 研究協力者氏名:山下 健弥 ローマ字氏名: YAMASHITA, Kenya