科学研究費助成事業

研究成果報告書



令和 4 年 6月 5 日現在

| 機関番号: 34315                                                                                          |
|------------------------------------------------------------------------------------------------------|
| 研究種目:基盤研究(C)(一般)                                                                                     |
| 研究期間: 2019~2021                                                                                      |
| 課題番号: 19K11889                                                                                       |
| 研究課題名(和文)CMOS互換な超低消費電力不揮発性メモリとこれを用いたセンサノードチップ                                                        |
|                                                                                                      |
|                                                                                                      |
| 研究課題名(央文)CMOS-compatible ultra-low-power non-volatile memory and its application to sensor node chip |
|                                                                                                      |
| 研究代表者                                                                                                |
| 越智 裕之 ( 0chi, Hi royuki )                                                                            |
|                                                                                                      |
| 立命館大学・情報理工学部・教授                                                                                      |
|                                                                                                      |
|                                                                                                      |
| 研究者番号:40264957                                                                                       |
|                                                                                                      |
| 交付決定額(研究期間全体):(直接経費) 3,400,000円                                                                      |

研究成果の概要(和文):FiCCとMOSトランジスタからなる不揮発性メモリ素子について研究した。ここでFiCC は標準CMOS技術の集積回路上に実現可能なキャパシタである。閾値電圧シフトの測定結果より、2線式の読出し 方式を使えば13日以上の保持時間が得られることを示した。このメモリ素子に必要なチャージポンプ回路のため のPDC発振回路を提案した。このメモリセルを用いた面積効率の良いFPGAを考案した。またこのメモリセルを用 いた不揮発性Dフリップフロップを提案した。

研究成果の学術的意義や社会的意義 電源切断中もデータの保持が可能な不揮発性メモリは、近年、稼働中のシステムの電源を遮断することで低消費 エネルギー化を図るために必要なデータ退避媒体として重要性が高まっている。しかし、既存の不揮発性メモリ は製造の際に特殊な工程が必要であり、コストの増大が課題であった。本研究課題で扱ったFiCCを用いた不揮発 性メモリは標準CMOS製造工程で製造可能であり、消費電流も小さく、不揮発性メモリの可能性を広げると期待さ れる。

研究成果の概要(英文):We studied a non-volatile memory element consisting of a FiCC and a MOS transistor. Here, FiCC is an on-chip capacitor compatible with standard CMOS technology. From the measurement results of the threshold voltage shift, we showed that a retention time of 13 days or more can be obtained by using the dual-rail readout scheme. We proposed a PDC oscillator circuit for the charge pump circuit required for our memory element. Using our memory cell, we devised an FPGA with high area efficiency. We also proposed a non-volatile D flip-flop using our memory cell.

研究分野:情報理工学

キーワード: プログラマブルROM メタルフリンジキャパシタ フローティングゲート マイクロエナジーハーベステ ィング 電源自給型センサノードチップ

科研費による研究は、研究者の自覚と責任において実施するものです。そのため、研究の実施や研究成果の公表等に ついては、国の要請等に基づくものではなく、その研究成果に関する見解や責任は、研究者個人に帰属します。

## 1.研究開始当初の背景

電源切断中もデータの保持が可能な不揮発性メモリは、半導体メモリの中で重要な位置を占 めてきた。近年、不揮発性メモリは(1)ハードディスク等よりも高速、低消費電力、高信頼なデ ィジタルデータの保存媒体(いわゆる USB メモリや SSD など)、および、(2)低消費エネルギー 化を目指した normally-off computing (稼働中のシステムであっても全ての構成要素が常に動 作する必要がないことに着目し、そのような構成要素が再び必要になった時に速やかに回復で きる備えをした上で電源を遮断すること)[a]のための一時記憶素子などとして注目を集めつつ ある。表1に、主な不揮発性メモリ素子(および比較のため SRAM)の特徴を示す。

|        | SRAM      | フラッシュ          | FeRAM  | STT-MRAM | PRAM  | ReRAM  |
|--------|-----------|----------------|--------|----------|-------|--------|
| 不戰性    | ×         | 0              | 0      | 0        | 0     | 0      |
| CMOSプロ | 0         | ×              | ×      | ×        | ×     | ×      |
| セスとの   |           | フローティンクテート     | 強誘電体キャ | 磁気抵抗効果   | 相変化膜  | CER素子  |
| 互換性    |           |                | パシタ    | 素子       |       |        |
| 必要な電源  | 揮発性なので記憶保 | 書込電王≈12V。書ბ    | 1.5~3V | CMOS と同じ | 15~3V | 1.6~2V |
|        | 持に電源が必要。  | 電态=100µA(CHEI書 |        |          |       |        |
|        | リーク電励大。   | き込みの場合)。       |        |          |       |        |

表1. メモリ素子の比較

他方で近年、環境から微小なエネルギーを獲得するマイクロエナジーハーベスティングにより外部からの電源供給無しで半永久的に動作する電源自給型センサノードチップの実現に向けた研究が活発に行われつつある[b]。エナジーハーベスタとしては太陽電池(光)、アンテナ(電磁波)、圧電素子(振動)、ペルチェ素子(温度差)等が挙げられるが、通常のCMOSプロセスのチップに混載できるのは太陽電池に限られる。オンチップ太陽電池の出力電圧は0.5V程度であり、素子分離(同ーチップ上の素子同士が干渉しあわないようにすること)が困難なため直列接続して効率よく高電圧を得ることはできない。最大電力は20kLUX照射時に225µW/mm<sup>2</sup>程度と小さい[c]。更に太陽光は照度が不安定であり、夜は発電できない。電源自給型センサノードチップの実現には、このような不安定な電源供給に対応することが課題であり、十分な容量の蓄電池を搭載しない限り、夜間等はセンサノードとしての機能を停止させる必要がある。

オンチップ太陽電池を用いた電源自給型センサノードチップにバックアップ用の不揮発性メ モリを搭載することができれば、容量の大きな蓄電池を前提とせずに観測データや学習パラメ ータなどの保持が可能となり、小型化や低コスト化、応用範囲の拡大などが期待できる。しかし、 オンチップ太陽電池で駆動される超低消費電力センサノードチップに表 1 のような既存の不揮 発性メモリを搭載する場合、(a)不揮発性メモリ混載チップの製造に特殊工程が必要なためコス トがかかる、(b)不揮発性メモリの書き込みに大きな電圧や電流を要する、といった課題がある。

上記(a)に対し、標準 CMOS プロセス上で MOS トランジスタのゲートに MOS キャパシタ[d] もしくは MIM キャパシタ[e]を接続して疑似的にフローティングゲートを実現してフラッシュ メモリと同じ原理の不揮発性メモリを実現することが提案されているが、これらはメモリセル 1 ビットあたりの面積が大きいことや、書き込みに必要な電圧や電流が大きいためオンチップ太 陽電池による駆動が難しいなどの課題がある。

2.研究の目的

1.で述べた制約に対応するため本研究では、通常の CMOS 製造プロセスで製造可能であり、 かつ、書き込み時の消費電流が極めて小さい不揮発性メモリ素子として、研究代表者らが開発し た新しい不揮発性メモリ素子[1]とそれを応用した電力自給型センサノードチップについて検討 する。この不揮発性メモリ素子の特長は以下の2点である。

(a) 先行研究[e]で用いられていた MIM キャパシタに代えて、研究代表者らが 提案したメタルフリンジキャパシタ FiCC を使用する。MIM キャパシタ はオプション工程を要し、費用増加につながるうえ、設計規則の制約から トランジスタ 1 個と同程度の面積の小容量キャパシタは使用できない。 FiCC はメタルフリンジキャパシタなので、小容量キャパシタの設計の自 由度が高く、外側電極が内側電極を囲む構造になっているためフローティ ングゲートがノイズの影響を受けにくい(図1)。



図 1. FiCC

(b) 5V 程度の低電圧での FN トンネリングで書き込みや消去を行う。CHEI 方式の書き込みは 大きな消費電流を要するため、オンチップ太陽電池では駆動できない。一方、FN トンネリ ングで通常使用される 7~12V 程度の電圧は、出力電圧 0.5V 程度のオンチップ太陽電池で 駆動されるチャージポンプ回路で得るのは困難である。 3.研究の方法

(1) FiCC を用いた不揮発性メモリセルアレイの方式検討と評価

FiCC を用いた不揮発性メモリセルを集積した不揮発性メモリブロックを実現するため、この メモリセルをアレイ状に配置して書き込み、消去、読み出しを行うのに最適なデコーダやセンス 回路等の周辺回路を検討した。

(2) FiCC を用いた不揮発性メモリセルを応用した電力自給型センサノードチップの検討

FiCC を用いた不揮発性メモリセルと、その他の要素技術(オンチップ太陽電池、チャージポンプ回路、温度センサ、照度センサ等)を組み合わせた電力自給型センサノードチップの実現に向けた検討を行った。

(3) FiCC を用いた不揮発性メモリセルを用いたプログラマブルロジックの検討

FiCC を用いた不揮発性メモリセルを利用することで、構成情報が不揮発なプログラマブルロジック(FPGA 等)を実現することが可能になる。既存の SRAM 型 FPGA に比べ不揮発性や小面積などの付加価値を持った新たな FPGA の実現可能性について検討した。

(4) FiCC を用いた不揮発性スタンダードセルメモリの検討と評価

当初の計画にはなかったが、FiCCを用いた不揮発性メモリセルとDフリップフロップを組み 合わせた不揮発性フリップフロップや不揮発性スタンダードセルメモリについて、その有用性 を明らかにした。

4.研究成果

(1) FiCC を用いた不揮発性メモリセルアレイの方式検討と評価

まず、FiCC を用いた不揮発性メモリセルの書込み、消去、保持特性を明らかにするため、不 揮発性メモリセルの閾値電圧変動を測定できる回路を搭載したチップを用い、測定を行った。測 定に用いたチップの顕微鏡写真を図 2(a)に、測定環境を図 2(b)に示す。





(a) 測定用チップの顕微鏡写真 (b) 恒温槽などの測定環境 図 2. FiCC を用いた不揮発性メモリセルの閾値電圧変動特性の測定

この測定によって得られた結果を図3に示す。図3(a)は、書き込み電圧5Vの場合の書込み時間と閾値電圧の関係を示す。このグラフより、書き込み時間5秒程度で閾値電圧は4V程度に収束することが読み取れる。図3(b)は、消去電圧3Vの場合の消去時間と閾値電圧の関係を示す。このグラフより、消去時間100秒程度で閾値電圧は2V以下に下がることが読み取れる。図3(c)は、5V-5秒の書込みと3V-100秒の消去の反復を25,000回繰り返す前(赤い丸)と後(緑の三角)の閾値電圧保持特性を示しており、横軸は書き込み後の経過時間、縦軸は閾値電圧である。このグラフより、25,000回の書込み・消去の繰り返しによる閾値電圧の低下は0.2V程度にとどまっていることが読み取れる。図3(d)は、さらに長時間に渡る閾値電圧保持特性を示している。図中の赤の破線は、書き込み前の閾値電圧よりも0.1V高い電圧を示している。このグラフより、読み出し回路が0.1Vの閾値電圧差を判別することが出来るならば、10<sup>6</sup>秒(約13日)後までデータの読み出しができることがわかる。

以上の通り、FiCC を用いた不揮発性メモリセルは 0.1V の閾値電圧差を判別可能な読み出し回 路があれば 13 日程度までデータの読み出しが可能であることがわかるが、図 3(b)の通り、消去 操作によって閾値電圧を短時間で初期の値まで下げることは困難であることがわかる。このた め、FiCC を用いた不揮発性メモリセルで長期間のデータ保持を行うための読出し回路は、予め 決められた閾値電圧と比較するのではなく、0 が書き込まれたセルと1 が書き込まれたセルの相 対的な閾値電圧差を読み出す差動増幅回路を用いる必要があることがわかった。図 4(a)に示す相 補的メモリセルは、FiCC を用いた不揮発性メモリセル 2 個からなっており、右のセルと左のセ ルに逆の値を書き込む。図 4(b)は SRAM の読出しで一般に使用されている差動増幅回路であ







り、図 4(a)の読み出しビット線 RBL および RBL\_B をこの増幅回路に接続する。図 4(c)は差動増 幅回路による読出しの回路シミュレーション結果であり、閾値電圧差 740mV でも正しく読み出 せることが確認できた。

(2) FiCC を用いた不揮発性メモリセルを応用した電力自給型センサノードチップの検討

(1)で述べたような FiCC を用いた不揮発性メモリセルを 電力自給型センサノードチップに搭載するためには、オン チップ太陽電池で得られる 0.5V 程度の電圧を 3~5V 程度 まで昇圧するチャージポンプ回路が必要である。しかし、 0.5V 程度の低い電圧を 0.18µm プロセスのチャージポンプ 回路で効率よく昇圧することは MOS トランジスタの閾値 電圧による損失のため、容易ではない。電力効率のよい昇 圧回路はこれまで多く提案されてきたが、それらはクロッ ク周波数を低くすることで高い効率を得ており、概してチ ャージポンプの1段あたり 200pFものオンチップキャパシ タを使用するものである。このような大面積のオンチップ キャパシタを使用すると、同一チップ上に十分な面積のオ ンチップ太陽電池を搭載できなくなる問題がある。



我々は、同じチップ面積で昇圧後の出力電力を最大とするための設計方法論を構築し、最適な 太陽電池とキャパシタの面積比や、その時のチャージポンプ回路のクロック周波数などを得る 指針を明らかにした。またその中で、入射光の強さに応じて適応的にチャージポンプ回路のクロ ック周波数を調整するための Photo-Diode/Capacitor (PDC)発振回路(図5)を考案した。 (3) FiCC を用いた不揮発性メモリセルを用いたプログラマブルロジックの検討 FiCC を用いた不揮発性メモリセルで長期間のデータ保 持を行うためには図4で示したような相補的メモリセルを 採用する必要があると考えられるが、より短時間の使用に 特化するならば、図6のように単一のメモリセルで1ビッ トのデータ保持を行うことが可能である。この図で VDD1 は書き込み用の高電圧電源、VDD3 は読出し時の CG 電位 を与える電源、VDD2は読出しインバータの電源である。 VDD2 および VDD3 を 0.5V とすれば極めて小さな閾値電 圧シフトを判別することが可能となるため、VDD1を2.0V 程度としても必要な閾値電圧シフトを発生させることが 可能になると考えられ、面積の大きな高耐圧トランジスタ を使用する必要がなくなり、小面積化が期待される。



このメモリセルの用途として FPGA のようなプログラマブルロジックの構成情報メモリが考 えられる。一般的な SRAM 型 FPGA は構成情報メモリとして SRAM セルを用いているが、SRAM セルは1ビットあたり6個のトランジスタが必要である。これに代えて図5のメモリセルを採 用すれば、トランジスタ数は4個となるため、面積効率の良いFPGAの実現が期待される。

(4) FiCC を用いた不揮発性スタンダードセルメモリの検討と評価

Internet of Things (IoT) 機器ではしばしば、normally-off computing による低消費エネルギー 化が求められるが、電源を遮断するためには電源遮断前の状態を保持するための不揮発性メモ リが必要である。この目的のため FiCC を用いた不揮発性 D フリップフロップや不揮発性スタ ンダードセルメモリを提案した[3]。提案された不揮発性 D フリップフロップの不揮発性メモリ セルは面積オーバヘッドを抑えるため相補的ではない構造を採用しており、通常の D フリップ フロップと比べ、29%の面積オーバヘッドにより不揮発性を持たせることができる。書き込み電 圧 5V、書き込み時間 0.5 秒の場合、データ保持時間は約 60 分となる。待機時間が動作時間の 100 倍である場合の消費エネルギーは、通常のDフリップフロップと比べ 80%以上削減される。 つまり、1 時間間隔で 30 秒程度稼働する IoT 機器に適用すれば 80%以上の消費エネルギー削減 が期待される。

< 引用文献 >

- [a] 中村宏, 中田尚, 三輪忍, " ノーマリーオフコンピューティング:1. ノーマリーオフコンピ 期待と課題,"情報処理, vol.54, no.7, pp.654-660, 2013. ューティング
- [b] S.-Y. Park, K. Lee, H. Song, and E. Yoon, "Simultaneous Imaging and Energy Harvesting in CMOS Image Sensor Pixels," IEEE Electron Device Letters, vol.39, no.4, pp.532-535, 2018.
- [c] N.J. Guilar, T.J. Kleeburg, A. Chen, D.R. Yankelevich, and R. Amirtharajah, "Integrated Solar Energy Harvesting and Storage," IEEE Trans. Very Large Scale Integration (VLSI) Systems, vol.17, no.5, pp.627-637, 2009.
- [d] J. Raszka, M. Advani, V. Tiwari, et al. "Embedded flash memory for security applications in a 0.13 µm CMOS logic process," 2004 IEEE Intl Solid-State Circuits Conference Dig. of Technical Papers (ISSCC 2004), pp.46-47, 2004.
- [e] K.-Y. Na and Y.-S. Kim, "High-performance single polysilicon EEPROM with stacked MIM capacitor," IEEE electron device letters, vol.27, no.4, pp.294-296, 2006.
- [1] 田中一平, 宮川尚之, 木村知也, 今川隆司, 越智裕之, "FiCC を用いた CMOS 互換な超低消 費電力不揮発性メモリ素子の特性測定回路の設計と試作," 信学技報, vol.118, no.334, pp.183-188, 2018.
- [2] 田中一平, 宮川尚之, 木村知也, 今川隆司, 越智裕之, "FiCC を用いた CMOS 互換な不揮発 性メモリ素子の閾値電圧特性の測定ならびに読み出し方式検討,"DA シンポジウム 2019, pp.9-14, 2019.
- [3] 阿部佑貴, 小林和淑, 塩見準, 越智裕之, "間欠動作を行う IoT 向けプロセッサに適した FiCC を用いた不揮発スタンダードセルメモリの実測評価," DA シンポジウム 2021, pp.3-8, 2021.

## 5.主な発表論文等

〔雑誌論文〕 計0件

〔学会発表〕 計7件(うち招待講演 0件/うち国際学会 2件)

1.発表者名
田中一平,宮川尚之,木村知也,今川隆司,越智裕之

2 . 発表標題

FiCCを用いたCMOS互換な不揮発性メモリ素子の閾値電圧特性の測定ならびに読み出し方式検討

3.学会等名

情報処理学会DAシンポジウム2019, pp.9-14

4.発表年 2019年

1.発表者名
田中 一平,宮川 尚之,木村 知也,今川 隆司,越智 裕之

2.発表標題

FiCCを用いたCMOS互換な不揮発性メモリ実現に向けた素子特性測定

3.学会等名

信学技報, vol. 119, no. 282, VLD2019-36, pp. 63-68

4.発表年 2019年

1.発表者名 阿部佑貴,小林和淑,塩見準,越智裕之

2.発表標題

間欠動作を行うIoT向けプロセッサに適したFiCCを用いた不揮発スタンダードセルメモリの実測評価

3 . 学会等名

情報処理学会DAシンポジウム2021, pp.3-8

4.発表年

2021年

1.発表者名

Yuki Abe, Kazutoshi Kobayashi, Jun Shiomi, Hiroyuki Ochi

2.発表標題

Zero-standby-power Nonvolatile Standard Cell Memory Using FiCC for IoT Processors with Intermittent Operations

## 3 . 学会等名

IEEE Symposium on Low-Power and High-Speed Chips and Systems (COOL Chips 25)(国際学会)

4.発表年

2022年

〔図書〕 計0件

# 〔産業財産権〕

〔その他〕

6.研究組織

\_

| <u> </u> |                           |                       |    |
|----------|---------------------------|-----------------------|----|
|          | 氏名<br>(ローマ字氏名)<br>(研究者番号) | 所属研究機関・部局・職<br>(機関番号) | 備考 |
|          | 今川 隆司                     | 明治大学・理工学部・助教          |    |
| 研究分担者    | (Imagawa Takashi)         |                       |    |
|          | (90771395)                | (32682)               |    |

# 7.科研費を使用して開催した国際研究集会

〔国際研究集会〕 計0件

# 8.本研究に関連して実施した国際共同研究の実施状況

| 共同研究相手国 | 相手方研究機関 |
|---------|---------|