## 科学研究費助成事業研究成果報告書 令和 6 年 5 月 3 1 日現在 機関番号: 27301 研究種目: 基盤研究(C)(一般) 研究期間: 2019~2023 課題番号: 19K11968 研究課題名(和文)サイバー攻撃による異常動作検知機能を持ったプロセッサの開発 研究課題名(英文)Development of a processor with anomaly detection functions against cyber attacks 研究代表者 加藤 雅彦(KATO, MASAHIKO) 長崎県立大学・情報システム学部・教授 研究者番号:00536493 交付決定額(研究期間全体):(直接経費) 3,400,000円 研究成果の概要(和文):1)CPUの異常動作検知に有効なCPU内部情報は、実行アドレス、L1命令キャッシュ及びL1データキャッシュのヒット率(全体、カーネル空間、ユーザ空間)である。2)小型のハードウェアに機械学習回路を実装するには、ランダムフォレストが適している。3)CPU実装に影響を及ぼさない小規模回路で、本機能を実装可能である。4)特徴を損なわないビット幅削減や割り算表などによる計算量削減により、判定結果に影響しないよう回路規模の縮小、消費電力の削減ができる。5)ハードウェア実装された機械学習回路を再学習させることができる。6)小規模なFPGAを搭載したハードウェアで実際に動作させることができた。 研究成果の学術的意義や社会的意義 本研究は小規模なプロセッサで動作しているIoT機器に対して、アンチウイルスなどのソフトウェアに依存しないで、セキュリティ対策を行うことが出来るようにする方法を明らかにするものである。IoT機器のセキュリティ対策として、CPUの内部情報を機械学習させることで、ハードウェアのみで異常検知を行う研究は他に無く、学術的にも新規性がある。また、ハードウェア実装することで、ワイヤースピードでの動作が可能となるため、高速に移動する物体などのリアルタイム処理を行う必要があるようなIoT機器でもセキュリティ対策が可能となることを証明できた。再学習可能とする方法も検討しており、社会実装の実現性も高いと考える。 研究成果の概要(英文):1) The internal processor information effective for detecting abnormal CPU behavior includes the execution address, L1 instruction cache, and L1 data cache hit rates (overall, kernel space, and user space). 2) Random forests are suitable for implementing machine learning circuits on small hardware. 3) This function can be implemented with a small-scale circuit that does not affect the CPU implementation. 4) By reducing circuit scale and power consumption through bit width reduction and division tables without compromising features, it is possible to achieve these reductions without affecting the judgment results. 5) The hardware-implemented machine learning circuit can be retrained. 6) It was possible to actually operate on hardware equipped with a small-scale FPGA. 研究分野: ハードウェアセキュリティ キーワード: ハードウェアセキュリティ IoTセキュリティ サイバーセキュリティ 異常動作検知 機械学習 RISC -V マルウェア対策 プロセッサ 科研費による研究は、研究者の自覚と責任において実施するものです。そのため、研究の実施や研究成果の公表等に ついては、国の要請等に基づくものではなく、その研究成果に関する見解や責任は、研究者個人に帰属します。 #### 1.研究開始当初の背景 近年、本格的な IoT 時代が到来し、身の回りには数多くの IoT デバイスが存在するようになりました。2020 年には 400 億個を超えると予測されています [ 総務省平成 30 年版情報通信白書より ] IoT デバイスは組み込み機器と汎用的なコンピュータ双方の特徴を備えた新しいデバイスであり、具体的には次のような特徴を持ちます。 - (1) 汎用の民生部品やソフトウェアが多く使用されている - (2)ネットワーク接続などの機能を実現するため、高機能な OS や複雑な処理を行うアプリケーションが動作している - (3)メンテナンスされることなく長期間動作し続ける - (4)オフィスや家庭などで使用されているコンピュータよりも CPU やメモリ等のリソース が少ない - (5) インターネットに接続することが前提で、常にサイバー攻撃にさらされる IoT デバイスは大量にネット接続されており、攻撃対象となることからセキュリティ対策は必須となっています。一方で、従来型の PC で導入されているウイルス対策ソフトのような、リアルタイムで通信を監視して攻撃を検知する動作などは、CPU による処理が多く電力消費が大きく、IoT デバイスのようにリソースに余裕がない場合は導入が困難です。そのため、従来とは異なる観点でのセキュリティ対策の検討が喫緊の課題となっています。 本研究は、IoT デバイスのような限られたリソース上でも最低限のセキュリティ対策機能を実現できるよう、正常もしくは異常動作を学習させ、プログラム動作の異常検知機能を CPU 自体に実装し、アンチウイルスなどのソフトに依存しない、セキュリティ対策を可能とすることを目指すものです。 #### 2.研究の目的 図1 実装全体像 ## 3.研究の方法 - (1)本来外部に出力されない CPU 内部の情報を得るためには、CPU 内部から直接信号を取り出す必要があります。市販の CPU では直接的に信号を取り出すことができない為、本研究では、FPGA 上で動作する RISC-V を CPU として利用します。具体的には、キャッシュヒット率など内部の信号を直接取り出すことができるよう、RISC-V のコードを修正し、外部回路に直接信号出力できるプロセッサを実装します。実装に当たっては、シミュレータを使用して HDL ベースでシミュレーションを行い、最終的に FPGA で動作させるものとします。 - (2)本研究では、IoT機器で使用する CPU を想定して異常動作検知機能を実装するため、回路規模が限られることが想定されます。機能を損なわないよう回路規模を小さくすることが必要となるため、異常動作判定に不要な信号や処理は出来る限り減らす必要があります。そこで、限られたリソースで効果的に異常判定が出来る信号を選定するために、CPU エミュレータを利用して様々な信号を取り出す仕組みを実装します。まず、CPU 内部の信号を記録するよう機能追加したエミュレータ上で良性プログラムと悪性プログラムを動作させ、それぞれのキャッシュヒット率や分岐予測情報などの情報(以下トレース情報と表記)を一命令ごとに取得します。次にトレース情報を学習させた各種の機械学習回路で実際に良性・悪性の検知ができるかどうかを検証します。検証の結果から、異常検知の寄与率が高い情報、および、小規模な川の下文実装に適した機械学習方式を選別します。これらを合わせることにより、小規模な回路で適切に正常動作と異常動作を分類する方法を明らかにします。 - (3)方法(2)で異常動作検知に対して寄与率の高い信号の特定、および、ハードウェア実装に適した機械学習方式の選択を行った後、方法(1)で開発するCPUと、トレース情報を学習した機械学習回路を結合し、FPGA上にCPUとして実装し、提案手法が有効に動作することを確認 #### 4 . 研究成果 本研究の成果として、以下の内容が明らかとなりました。 (1) CPU の異常動作検知に利用可能な CPU 内部情報 CPU から取得できる内部情報は 1 8 種類存在しますが、評価の結果、寄与率が高い情報は限られることが分かりました。L2 キャッシュのヒット率、分岐予測情報などは寄与率が低く、加えて、小規模な IoT デバイスにはこれらの機能が搭載されていないことが考えられるため、内部情報として取得する必要がないと判断できます。具体的に、寄与率が高い変数は、アドレス情報、L1命令キャッシュの全体ヒット率、カーネル空間ヒット率、ユーザ空間ヒット率、L1 データキャッシュの全体ヒット率、カーネル空間ヒット率、ユーザ空間ヒット率でした。 (2) CPU の異常動作検知に適した機械学習方式 これまでに得られてい る知見から、ニューラル ネットのハードウェア 実装は回路規模が大き くなる傾向があること から、ニューラルネット は使用しないことを前 提とし、調査を行ったと ころランダムフォレス トが小型のハードウェ ア実装に適しているこ とが分かりました。ラン ダムフォレストを用い て動作しているプログ ラムの良性悪性判定を 行ったところ、50%の閾 値を設定することで、良 性・悪性の判定を行うこ とが可能でした。 図2 良性・悪性判定結果 (3) CPU の異常動作検知を行うための CPU と機械学習回路の接続方法 CPU のアーキテクチャとして RISC-V を使用し、コアのプログラムに手を加えることで、内部信号を直接取り出すことが可能となりました。機械学習回路との接続については、論理合成を行い、エミュレーションおよび実機で回路の連携動作が可能であることが確認できました。 (4) CPU に異常動作検知を行う回路を加えた場合の回路規模や消費電力の算出 CPU および機械学習回路を VerilogHDL で記述し、エミュレータ上で回路規模、および消費電力の測定を行いました。結果として、CPU 実装に影響を及ぼさない規模で本機能を実装可能なことが明らかとなり、また、機械学習回路の追加による電力の増加は微量にとどまることが分かり、実用困難な電力増加とならないことが明らかとなりました。 (5)異常動作検知を行う回路の小型化手法 研究開始当初において、機械学習に用いる変数の値として、キャッシュヒット率を用いていましたが、ヒット率を用いると、キャッシュヒットした命令数を全実行命令数で割り算する必要があります。この割り算は浮動小数点演算となるため、計算量やデータサイズが無視できないものとなります。しかし、提案手法では割り算の結果は1命令ごとに大きく変動しないため、下位ビットを切り捨てて桁上げし、整数演算を行うようにアルゴリズムの変更を行いました。さらに、先に割り算を行った結果を格納しておく「割り算表」を用意することで、動的に計算を行わないよう回路の修正を行い、判別精度を落とさず、回路規模の縮小、消費電力の削減が可能となりました。 (6)ハードウェア実装された機械学習回路を再学習させる方法 本研究では、機械学習にランダムフォレストを使用していますが、学習結果を即値でハードウェアに書き込むと、学習内容の更新が困難となります。また、VerilogHDL で記述された回路を論理合成する時点で最適化が行われてしまい、木構造が固定化されてしまうことがわかりました。そこで、回路上では完全な二分木を構成しつつ、判定に必要なパラメータを外部メモリに保持することで、学習内容の更新を行うことができる手法を考案しました。(特許出願中) (7)プロトタイプ実装による提案手法の実現性 本研究で作成した RISC-V CPU と機械学習回路を論理合成し、小規模な FPGA を搭載したボード (Zync-7000)で実際に動作させることに成功しました。また、研究成果(6)等と合わせて、 学習内容の更新が可能となることにより、実用上の課題となる回路規模、電力、学習内容の更新が解消できることが分かりました。 #### 5 . 主な発表論文等 | 〔雑誌論文〕 計3件(うち査読付論文 3件/うち国際共著 0件/うちオープンアクセス 3件) | | |--------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------| | 1 . 著者名 Deguchi Mutsuki、Katoh Masahiko、Kobayashi Ryotaro | 4.巻<br>12 | | 2.論文標題<br>Evaluation of implementability in a malware detection mechanism using processor information | 5 . 発行年<br>2022年 | | 3.雑誌名<br>International Journal of Networking and Computing | 6.最初と最後の頁<br>253~269 | | 掲載論文のDOI(デジタルオプジェクト識別子)<br> 10.15803/ijnc.12.2_253 | <br> 査読の有無<br> 有 | | オープンアクセス<br>オープンアクセスとしている(また、その予定である) | 国際共著 | | 1.著者名<br>Koike Kazuki、Kobayashi Ryotaro、Katoh Masahiko | 4.巻 | | 2 . 論文標題 IoT-oriented high-efficient anti-malware hardware focusing on time series metadata extractable from inside a processor core | 5.発行年<br>2022年 | | 3.雑誌名 International Journal of Information Security | 6.最初と最後の頁<br>1,19 | | 掲載論文のDOI (デジタルオブジェクト識別子)<br>10.1007/s10207-021-00577-0 | <br> 査読の有無<br> 有 | | オープンアクセス<br>オープンアクセスとしている(また、その予定である) | 国際共著 | | 1 . 著者名<br>Deguchi Mutsuki、Katoh Masahiko、Kobayashi Ryotaro | 4.巻<br>13 | | 2.論文標題 Low Resource and Power Consumption and Improved Classification Accuracy for IoT Implementation of a Malware Detection Mechanism using Processor Information | 5 . 発行年<br>2023年 | | 3.雑誌名 International Journal of Networking and Computing | 6.最初と最後の頁<br>149~172 | | 掲載論文のDOI(デジタルオプジェクト識別子)<br>10.15803/ijnc.13.2_149 | | ## [学会発表] 計14件(うち招待講演 0件/うち国際学会 5件) オープンアクセスとしている(また、その予定である) ## 1.発表者名 オープンアクセス Deguchi Mutsuki, Katoh Masahiko, Kobayashi Ryotaro # 2 . 発表標題 Evaluation of low-cost operation of a malware detection mechanism using processor information targeting the IoT 国際共著 ## 3 . 学会等名 CANDAR 2022 (国際学会) #### 4.発表年 2022年 | 1.発表者名<br>林壱成,加藤雅彦,小林良太郎 | |------------------------------------------------------------------------------------------------------| | | | 2 . 発表標題<br>プロセッサ情報を用いたマルウェア検知機構におけるバージョン互換性有無の評価 | | | | 3 . 学会等名<br>コンピュータセキュリティシンポジウム2022(CSS2022) | | 4 . 発表年 | | 2022年 | | 1.発表者名 | | Deguchi Mutsuki, Katoh Masahiko, Kobayashi Ryotaro | | | | 2 . 発表標題 Evaluation of implementability in a malware detection mechanism using processor information | | | | 3 . 学会等名<br>CANDAR 2021(国際学会) | | 4 . 発表年 | | 2021年 | | 1 | | 1.発表者名 | | 出口睦樹,加藤雅彦,小林良太郎 | | 山口哇街,加滕祖乡,小怀及入即 | | | | | | 2.発表標題 | | プロセッサ情報を用いたマルウェア検知機構のFPGA実装のための予備評価 | | | | | | | | 3.学会等名 | | コンピュータセキュリティシンポジウム2020 | | | | 4 . 発表年 | | 2020年 | | | | 1.発表者名 | | 荻原拓海,小林良太郎,加藤雅彦 | | | | | | | | 2 . 発表標題 | | ダミーファイルを用いた暗号化型ランサムウェアの検出と防御に関する検討 | | | | | | 3.学会等名 | | 3 . 字伝寺名<br>コンピュータセキュリティシンポジウム2020 | | コノ <b>し</b> ューラピ <b>イ</b> ュリテインノ <b>ハンリ</b> ム2020 | | 4 . 発表年 | | 2020年 | | LOLO | | | | | | | | 1. 発表者名<br> | |----------------------------------------------------| | 山本真生,小林良太郎,加藤雅彦 | | | | | | 2. 発表標題 | | 3D画像識別によるマルウェア検知を目的としたプログラムの挙動の可視化に関する検討 | | | | | | 3.学会等名 | | 3.子云寺台<br>第91回CSEC・第40回SPT・第90回EIP合同研究発表会 | | 为31回00L0 * 为40回01 * 为30回L11 日间顺大龙仪云 | | 4 . 発表年 | | 2021年 | | | | 1.発表者名 | | 荻原拓海,小林良太郎,加藤雅彦 | | | | | | | | 2. 発表標題 | | デコイファイルを用いた暗号化型ランサムウェアの検知とプロセス特定に関する検討 | | | | | | 3. 学会等名 | | 第186回DPS・第92回CSEC合同研究発表会 | | 第100回は 0 第32回00に0日回 W/76元代区 | | 4 . 発表年 | | 2020年 | | | | 1 . 発表者名 | | 田中智也,小池一樹,小林良太郎,加藤雅彦 | | | | | | O 70 = 145 B7 | | 2.発表標題 | | ダミーファイルを利用した暗号化型ランサムウェア対策システムの実装 | | | | | | 3 . 学会等名 | | コンピュータセキュリティシンポジウム2019 | | | | 4 . 発表年 | | 2019年 | | | | 1 . 発表者名 | | 永井雄也,小林良太郎,加藤雅彦,嶋田創 | | | | | | 2.発表標題 | | プロセッサ情報によるマルウェア検知における特徴量のビット数削減手法の検討 | | ノロ こうとはTUCのの(バケンエン JVbHにのけるけば本マピン I XXロが大丁/AV/JXロ) | | | | | | 3 . 学会等名 | | コンピュータセキュリティシンポジウム2019 | | | | 4.発表年 | | 2019年 | | | | | | | | | | 1.発表者名石川亮太,小林良太郎,加藤雅彦,嶋田創 | |----------------------------------------------------------------------------------------------------------------------------------------------------| | 2.発表標題<br>画像処理ベースのプログラム識別を目的としたプログラムの挙動の可視化に関する検討 | | 3.学会等名<br>情報処理学会CSEC研究会 | | 4 . 発表年 2019年 | | 1 . 発表者名<br>K. Koike, R. Kobayashi and M. Katoh | | 2. 発表標題<br>Reduction of Classifier Size and Acceleration of Classification Algorithm in Malware Detection Mechanism Using Processor<br>Information | | 3 . 学会等名<br>2019 Seventh International Symposium on Computing and Networking Workshops(国際学会) | | 4 . 発表年<br>2019年 | | 1 . 発表者名<br>Taku Sudo, Ryotaro Kobayashi, Masahiko Kato | | 2 . 発表標題<br>Single-Hardware Method to Detect Malicious Communications and Malware on Resource-Constrained IoT Devices | | 3 . 学会等名<br>CANDAR2023 ( 国際学会 ) | | 4 . 発表年<br>2023年 | | 1 . 発表者名<br>Yutaro Matunaka, Ryotaro Kobayashi, Masahiko Kato | | 2 . 発表標題<br>Verification of IoT Malware Match Rate Using Signatures Created Based on Processor Information | | 3 . 学会等名<br>CANDAR2023(国際学会) | | 4.発表年 2023年 | | | #### 1.発表者名 藤原京平, 小林良太郎, 加藤雅彦 2 . 発表標題 プロセッサ情報の平均特徴量および空間特徴量を用いた悪性通信を検出する機構の評価 ## 3 . 学会等名 コンピュータセキュリティシンポジウム2023 (CSS2023) ## 4.発表年 2023年 #### 〔図書〕 計0件 〔出頤〕 計3件 | _ L 山駅 J = 1731千 | | | |------------------|-----------|---------| | 産業財産権の名称 | 発明者 | 権利者 | | │ 検知回路 | 小林良太郎,加藤雅 | 工学院大学,長 | | | 彦 | 崎県立大学 | | | | | | 産業財産権の種類、番号 | 出願年 | 国内・外国の別 | | 特許、特願2023- 52449 | 2022年 | 国内 | | 産業財産権の名称<br>制御システム、及び制御回路 | 発明者<br>小林良太郎,加藤雅<br>彦 | 権利者<br>工学院大学,長<br>崎県立大学 | |---------------------------|-----------------------|-------------------------| | 産業財産権の種類、番号 | 出願年 | 国内・外国の別 | | 特許、特願2023- 52450 | 2022年 | 国内 | | 産業財産権の名称<br>ハードウェアで実現された判別器の木構造を小規模な回路で更新可能とする技術 | 発明者<br>小林良太郎,加藤雅<br>彦 | 権利者<br>工学院大学,長<br>崎県立大学 | |--------------------------------------------------|-----------------------|-------------------------| | 産業財産権の種類、番号 | 出願年 | 国内・外国の別 | | 特許、特願2023-221567 | 2023年 | 国内 | 〔取得〕 計0件 〔その他〕 6.研究組織 | | 氏名<br>(ローマ字氏名)<br>(研究者番号) | 所属研究機関・部局・職<br>(機関番号) | 備考 | |-------|---------------------------|-----------------------|----| | | 小林 良太郎 | 工学院大学・情報学部(情報工学部)・教授 | | | 研究分担者 | (Kobayashi Ryotaro) | | | | | (40324454) | (32613) | | ## 7.科研費を使用して開催した国際研究集会 〔国際研究集会〕 計0件 8. 本研究に関連して実施した国際共同研究の実施状況 | 共同研究相手国 | 相手方研究機関 | |---------|---------| |---------|---------|