# 科学研究費助成事業(科学研究費補助金)研究成果報告書

平成24年5月31日現在

機関番号:12608 研究種目:基盤研究(A) 研究期間:2009~2011 課題番号:21246008 研究課題名(和文) 絶縁膜と半導体における界面ダイポールの定量的把握とモデル化に関す る研究 研究課題名(英文) Comprehensive Observation of Interface dipoles at Insulator Semiconductor Interface 研究代表者 岩井 洋(IWAI HIROSHI) 東京工業大学・フロンティア研究機構・教授 研究者番号:40313358

研究成果の概要(和文):

高誘電体薄膜と半導体の界面に存在する界面ダイポールの起源を明らかにするため、希土類酸 化物とSi基板界面を用いてフラットバンド電圧の変化に関する実験的な調査を行った。その結 果、希土類酸化物の膜厚に依存したフラットバンド電圧変化のモデル化を行い、界面ダイポー ル量は酸化物中のSi原子に依存しないこと、プロセスや複数の希土類酸化物によって酸素を界 面導入することでフラットバンド電圧を変化することができること示した。以上より、高誘電 体薄膜と半導体の界面に存在する界面ダイポールはシリケート化反応に伴う酸素欠損による効 果が大部分であることが明らかになった。

## 研究成果の概要(英文):

To elucidate the origin of interface dipoles presented at dielectric and semiconductor interface, flatband voltages of MOS capacitors with rare earth oxides have been characterized. A model to reproduce the thickness dependent flatband voltage shift has been proposed. The composition of Si atoms in oxides rarely affects the magnitude of interface dipole. Oxygen atom supply at the interface, either by rare earth oxide stacking or by process, can shift the flatband voltage, suggesting that the main origin of interface dipole is due to oxygen defect during silicate reaction.

# 交付決定額

(金額単位:円)

|         | 直接経費       | 間接経費       | 合 計        |
|---------|------------|------------|------------|
| 2009 年度 | 17,300,000 | 5,190,000  | 22,490,000 |
| 2010 年度 | 13,600,000 | 4,080,000  | 17,680,000 |
| 2011 年度 | 4,800,000  | 1,440,000  | 6,240,000  |
| 総計      | 35,700,000 | 10,710,000 | 46,410,000 |

研究分野:工学

科研費の分科・細目:応用物理学・工学基礎、薄膜・表面界面物性 キーワード:高誘電体薄膜、半導体、界面ダイポール

#### 1.研究開始当初の背景

高誘電体薄膜と半導体の界面を利用した デバイスでしきい値が変化することが実験 的に確認され、界面にダイポール存在が示唆 されていた。物理的起源として電子移動や酸 素原子の移動など様々なモデルが提案され ていたが、高誘電体薄膜材料やその組成によ る影響など界面ダイポールに関する知見が 少ない状況であった。 2.研究の目的 高誘電体薄膜と半導体界面に存在するダ イポールを確認し、材料や組成、プロセスに よる影響を確認することを目的とする。

3.研究の方法

高誘電体薄膜材料として様々な希土類酸 化物を選択し、単結晶 Si 基板上に堆積して MOS キャパシタを作製し、電気特性解析から フラットバンド電圧を抽出、界面ダイポール を見積もった。また、プロセスの工夫により 高誘電体薄膜の価数の影響、界面の組成の効 果、さらに酸素原子供給の影響を調査した。

4.研究成果 (<u>1)高誘電体薄膜の膜厚に伴うフラットバン</u> ド電圧のシフトのモデル化

希土類酸化物と Si 基板は熱処理による界 面反応で希土類シリケートを形成するが、そ の形成量が希土類酸化物の膜厚に依存し(論 文雑誌)、その原因が希土類酸化物の膜中 で発生する反応性の高い酸素原子であるこ とを明らかにした。また、金属電極を構成す る原子の熱拡散によってフラットバンド電 を明らかにした。また、金属電板を構成す る原子の熱拡散によってフラットバンド電 にか変化することを示し、界面ダイポールの 抽出のためにその影響を取り除くために、固 定電荷の分布とその量についてモデルを構 築し、実験値を再現することができた(論文 雑誌)。尚、La、Ce、Pr、Gd、Nd 酸化物に ついても同様のモデルの作成を行った(論文 雑誌)。



図 1 Tm<sub>2</sub>0<sub>3</sub>の初期膜厚に伴うキャパシタの フラットバンド電圧の変化。固定電荷の 分布と量のモデル化によりフラットバン ド電圧の変化を再現した。

(2)Si の原子濃度を変化させた希土類シリケ ートと Si 基板の界面ダイポール量の変化を 捉える研究

同一の酸化ランタン膜をSi基板に堆積し、 上部に形成する金属電極の構造を適切にせ んたくすることで、等価的にシリケート反応 に用いられる酸素量を制御する手法を見出 した。このプロセスを利用して、希土類シリ ケート中のSi原子濃度を制御して、フラッ トバンド電圧の変化を調査した。具体的には、 金属の種類はWと、その上にTiNをコートした 積置構造の三種類を選択した。熱処理後の等 価酸化膜膜厚はそれぞれ0.8m、1.3mm,1.8mm となる。MOS ダイオードのフラットバンド電



図 2 電極構造による酸素供給量の制御を行ったキャパシタ特性。フラットバンド電圧 に大きな変化は見られない。

圧を測定した結果、差は見られずダイポール 量は Si 濃度に依存しないことがわかった(論 文雑誌 )。

(3)界面ダイポール量の根源を明らかにする ために絶縁膜と Si 基板の界面に酸素を供給 する研究

La シリケートと Si 基板の界面へ、希釈酸 素雰囲気の低温熱処理で酸素を導入するプロセスを考案し、フラットバンド電圧の挙動 を確認した。その結果、界面反応が更に進ま なく、容量値に変化のない最適な条件で熱処 理を行うとフラットバンド電圧を 10 の 12 乗 台の酸素欠損量に相当する 0.5V 分だけ正方 向にシフトすることを確認した。その結果、 界面ダイポールが形成される根源としてシ リケート成長時に形成される酸素欠損が大 きな要因であることが明らかになった(論文 雑誌)。



図 3 希釈酸素雰囲気の低温熱処理を追加 した際のフラットバンド電圧のシフト。

(4)カチオンの価数変化が界面反応に及ぼす 影響

複数の価数を有する絶縁膜として Ce 酸化 物(3 価と 4 価)を選択し、価数変化が界面反 応に及ぼす影響について検討を行った。その 結果、Ce 酸化膜は、熱処理によって 4 価の成 分が 3 価に変化する際に酸素を放出し、Si 基 板界面に接している場合には SiO<sub>2</sub> を形成す ることがわかった。後述の La 酸化膜上に形 成した場合のフラットバンド電圧の正方向 へのシフトの一つの要因であると考えるこ とができる(論文雑誌)



図4 複数の価数(3と4価)を有するCe酸化物の熱処理後の膜中価数とシリケート。

### (5) 複数の希土類酸化物を積層した場合のフ ラットバンド電圧の変化

Si 基板上のLa 酸化物に更に異なる希土類 酸化物を積層した場合にフラットバンド電 圧が変化することを確認した。Tm 酸化物や Nd 酸化物など反応性の高い酸素を発生しに くい性質を有する材料を選択した場合、フラ ットバンド電圧は負方向にシフトするが、Pr 酸化物や Ce 酸化物のように価数が変化する 材料の場合には酸素がLa 酸化膜とSi 基板の 界面に到達し、界面ダイポールを構成する一 つの要素となる酸素欠損量を低減する効果 があることがわかった(論文雑誌)



図 5 異なる希土類酸化物を La 酸化物上 に形成したキャパシタの容量電圧特性。 積層した材料によってSi 基板界面の界面 ダイポールが変化し、フラットバンド電 圧が変化することが示唆される。

- 5.主な発表論文等
- 〔雑誌論文〕(計10件)
  - T. Kawanago, <u>K. Kakushima, P. Ahmet</u>, K. Tsutsui, A. Nishiyama, N. Sugii, K. Natori, T. Hattori, <u>H. Iwai</u>, "EOT of 0.62 nm and High Electron Mobility in La-silicate/Si Structure Based nMOSFETs Achieved by Utilizing Metal-Inserted Poly-Si Stacks and Annealing at High Temperature", IEEE Trans. Electron Devices, 査読有, Vol. 59, pp. 269-276 (2012).

T. Kawanago, <u>K. Kakushima</u>, <u>P. Ahmet</u>, K. Tsutsui, A. Nishiyama, N. Sugii, K. Natori, T. Hattori, <u>H. Iwai</u>, "Covalent Nature in La-Silicate Gate Dielectrics for Oxygen Vacancy Removal", IEEE Electron Dev. Lett., 査読有, Vol. 33, pp. 423-425 (2012).

M. Mamatrishat, M. Kouda, <u>K. Kakushima</u>, H. Nohira, <u>P. Ahmet</u>, Y. Kataoka, A. Nishiiyama, K. Tsutsui, N. Sugii, K. Natori, T. Hattori, <u>H. Iwai</u>, "Valence number transition and silicate formation of cerium oxide films on Si(100)", Vacuum, 査読有, Vol. 86, pp. 1513-1516 (2012).

H. Wong, B. L. Yang, <u>K. Kakushima</u>, <u>P.</u> <u>Ahmet</u>, <u>H. Iwai</u>, "Properties of  $CeO_x/La_2O_3$  gate dielectric and its effects on the MOS transistor characteristics", 査読有, Vacuum, Vol. 86, pp. 990-993 (2012).

M. Kouda, T. Kawanago, <u>P. Ahmet</u>, K. Natori, T. Hattori, <u>H. Iwai</u>, <u>K.</u> <u>Kakushima</u>, A. Nishiyama, N. Sugii, K.

Tsutsui, "Interface and electrical properties of Tm<sub>2</sub>O<sub>3</sub> gate dielectrics for gate oxide scaling in MOS devices", 査 読有, J. Vac. Sci. Technol. B., Vol. 29, 062202 (2011). T. Kawanago, Y. Lee, <u>K. Kakushima</u>, <u>P.</u> Ahmet, K. Tsutsui, A. Nishiyama, N. Sugii, K. Natori, T. Hattori, H. Iwai, "Compensation of oxygen defects in La-silicate gate dielectrics for improving effective mobility in high-k/metal gate MOSFET using oxygen annealing process", Solid-State Electron., 查読有, Vol. 68, pp. 68-72 (2011). M. Kouda, K. Kakushima, P. Ahmet, K. Tsutsui, A. Nishiyama, N. Sugii, K. Natori, T. Hattori, <u>H. Iwai</u>, "Rare earth oxide capping effect on La<sub>2</sub>O<sub>3</sub> gate dielectrics for equivalent oxide thickness scaling toward 0.5 nm", Jpn. J. Appl. Phys., 査読有, Vol. 50, 1-PA4 (2011). K. Kakushima, T. Koyanagi, K. Tachi, J. Song, <u>P. Ahmet</u>, K. Tsutsui, N. Sugii, T. Hattori, <u>H. Iwai</u>, "Characterization of flatband voltage roll-off and roll-up behavior in La<sub>2</sub>0<sub>3</sub>/silicat gate dielectric", Solid-State Electron., 查読有, Vol 54, pp. 720-723 (2010). K. Matano, K. Funamizu, M. Kouda, K. Kakushima, P. Ahmet, K. Tsutsui, N. Sugii, K. Natori, T. Hattori, H. Iwai, "Electrical Characteristics of Rare Earth (La, Ce. Ρr and Tm) Oxides/Silicates Gate Dielectric, ECS Trans., 査読無, Vol. 27, pp. 1120-1134 (2010). H. Nakayama, K. Kakushima, P. Ahmet, E. Ikenaga, K. Tsutsui, N. Sugii, T. Hattori, <u>H. Iwai</u>, "Crystallographic Orientation Dependent Electrical Characteristics of  $La_20_3$ MOS Capacitors", 査読無, ECS Trans., Vol. 25, pp. 339-345 (2009). [学会発表](計6件) 幸田みゆき、「Ce 酸化物/Si(100)界面にお ける Ce の価数と Ce シリケート」, 第 59 回応用物理学関係連合講演会,東京,2012 年3月17日. 角嶋邦之「ランタン酸化膜を用いた high-k/Si 直接接合」ゲートスタック研究 会 材料・プロセス・評価の物理 ,静 岡,2012年1月20日. T. Kawanago, et al., "Metal inserted poly-Si with high temperature annealing

for achieving EOT of 0.62 nm in La-silicate MOSFET ", European Solid-State Device Research Conference, Helsinki, 12 Sept. 2011. 常石佳奈 、他「W/Tm<sub>2</sub>O<sub>3</sub>/n-Si 構造キャパ シタの電気特性における Tm<sub>2</sub>O<sub>3</sub> 膜厚依存 性」第72回応用物理学会学術講演会,山 形,2011年9月1日. M. Kouda, et al., "Rare Earth Oxide Capping Effect on La<sub>2</sub>O<sub>3</sub> Gate Dielectrics toward EOT of 0.5 nm", International Workshop on Dielectric Thin Films for Future Electron Devices: Science and Technology, Tokyo, 20 Jan. 2011. H. Nakayama, et al., "Electrical Characteristics of La<sub>2</sub>O<sub>3</sub> Gated MOS Capacitors with Different Wafer Orientation", 216th ECS meeting, Vienna, 4 Oct. 2009. 6.研究組織 (1)研究代表者

岩井 洋(IWAI HIROSHI) 東京工業大学・フロンティア研究機構・教 授 研究者番号:40313358

 (2)研究分担者
角嶋 邦之(KAKUSHIMA KUNIYUKI)
東京工業大学・大学院総合理工学研究科・ 准教授
研究者番号:50401568
アヘメト パールハット(Ahmet Parhat)
東京工業大学・フロンティア研究機構・特
任准教授
研究者番号:00418675

(3)連携研究者 なし