Project/Area Number |
04650294
|
Research Category |
Grant-in-Aid for General Scientific Research (C)
|
Allocation Type | Single-year Grants |
Research Field |
電子通信系統工学
|
Research Institution | Keio University |
Principal Investigator |
森 真作 慶應義塾大学, 理工学部電気工学科, 教授 (00051269)
|
Co-Investigator(Kenkyū-buntansha) |
笹瀬 巌 慶應義塾大学, 理工学部電気工学科, 助教授 (00187139)
|
Project Period (FY) |
1992
|
Project Status |
Completed (Fiscal Year 1992)
|
Budget Amount *help |
¥2,000,000 (Direct Cost: ¥2,000,000)
Fiscal Year 1992: ¥2,000,000 (Direct Cost: ¥2,000,000)
|
Keywords | PLLシンセサイザ / 周波数ホッピング / パルス除去回路 |
Research Abstract |
本研究では高速周波数切り換えに適したPLL周波数シンセサイザに関して研究を行った。以下、得られた研究成果の概要を示す。 1.PLLシンセサイザにおいて、基準周波数と出力周波数のチャネル間隔が独立に設定できることを可能にするために、新しい形の多段パルス除去回路を提案した。この回路を用いて、基準周波数を従来のものより大きな周波数を選ぶことによって、非常に高速な周波数切り換えが可能であることを実験により示した。 2.このシンセサイザが、更に高速に周波数切り換えを行えるようにするために、異なる時定数を持つ複数の低域通過フィルタを切り換える方法を提案した。周波数切り換えの間に、これらのフィルタを切り換えることによって、シンセサイザのループ利得を一時的に高くすることによって、より高速な周波数切り換えが可能であることを実験により明らかにした。 3.このシンセサイザの問題点であった出力周波数の精度を良くするために、多段パルス除去回路の出力を可変させる方法を提案した。また更に、高速な周波数引き込みを得るために、周波数切り換えの間、一時的にパルス除去の量を可変させる方法を提案し、実験により確かめた。 4.このパルス除去回路をDPLLのディジタルVCOに適用し、周波数逓倍型ディジタPLLを提案した。このDPLLは、入力の周波数を測定し、出力周波数と比較して系の自走周波数を変更することにより周波数誤差を除去するので、出力のパルス間隔が一定となり、更に広い同期範囲を得ることができる。また高速引き込みも同時に得られることを実験により確認した。
|
Report
(1 results)
Research Products
(6 results)