Project/Area Number |
06680313
|
Research Category |
Grant-in-Aid for General Scientific Research (C)
|
Allocation Type | Single-year Grants |
Research Field |
計算機科学
|
Research Institution | The University of Electro-Communications |
Principal Investigator |
曽和 将容 電気通信大学, 大学院・情報システム学研究科, 教授 (00008567)
|
Project Period (FY) |
1994
|
Project Status |
Completed (Fiscal Year 1994)
|
Budget Amount *help |
¥2,000,000 (Direct Cost: ¥2,000,000)
Fiscal Year 1994: ¥2,000,000 (Direct Cost: ¥2,000,000)
|
Keywords | ス-パスカラプロセッサ / プロセッサ / 並列処理 / メモリ / キャッシュメモリ |
Research Abstract |
メモリ階層制御プログラム(以後MHプログラムと呼ぶ)作成とそのプログラムによるプロセッサの性能評価を行った.研究計画では,MHプログラムを一般のプログラム(Gプログラムと呼ぶ)のコンパイル結果から作成する予定であったが,コンパイルされたプログラムはその目的とするプロセッサに対して最適化されすぎていてMHプログラムに直しにくいため,最初からMHプログラムを作成し,これを用いて性能評価を行った.作成したプログラムは単純加減算と分散を求めるプログラムである. シミュレーションの結果,Gプログラム方式では4%〜31.8%あったキャッシュミスによるプロセッサの待ち時間が本方式では0になり,キャッシュミスに相当するデータ待ちを完全になくすことができることが明らかになった.これらによるスピードアップは1.49〜1.76倍であり,このときのプロセッサの利用率は73.6〜100%へと27%も改善されることがわかった.この性能評価にあたってはプリフェッチする語数を変化させる予定であったが,プリフェッチ語数=1で上記の結果が出ているので,語数は1で良いことが明らかになった. 上記の結果は特に最適化していないMHプログラムによるものであるが,最適化することによってよりスピードアップが得られることも明らかになりつつある.また,MHプログラムは一般の処理プログラムと同期して分岐するが,プログラムによっては同期して分岐しないほうが効率的である場合も見つかっている.これらに関して現在精力的に研究を続けている.
|
Report
(1 results)
Research Products
(4 results)