• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

光結合3次元連想メモリを用いるニューロコンピュータの研究

Research Project

Project/Area Number 06858034
Research Category

Grant-in-Aid for Encouragement of Young Scientists (A)

Allocation TypeSingle-year Grants
Research Field 計算機科学
Research InstitutionHiroshima University

Principal Investigator

相原 玲二  広島大学, 総合情報処理センター, 助教授 (50184023)

Project Period (FY) 1994
Project Status Completed (Fiscal Year 1994)
Budget Amount *help
¥800,000 (Direct Cost: ¥800,000)
Fiscal Year 1994: ¥800,000 (Direct Cost: ¥800,000)
Keywordsニューラルネットワーク / 3次元集積回路 / VLSI設計 / デバイスシミュレーション / 並列プロセッサ
Research Abstract

本研究ではまず、過去に行なわれた研究である3次元集積回路を用いたホップフィールド型ニューロチップの設計について詳細な検討を行なった。この設計ではグループ連想などを採り入れた4層からなる3次元構造の集積回路を用いており、層間の結合には電気配線を用いることを前提としている。電気配線による3次元集積回路は製造上の困難さなどから問題があり、研究代表者の所属する集積化システム研究センターでは、光結合による層間結合が検討されている。そこで、層間結合に光配線を用いたニューロチップの設計を行なった。
今回実現するネットワークとしては上記電気配線によるものと同様ホップフィールド型とした。また、想定する集積回路は4層構造とした。第一層はニューラルネットワークの増幅回路およびフィードバック回路とし、第二層にはフィードバックの大きさ(重み)を記憶するためのメモリ回路とした。このように2層構造にすることで、面積効率が非常によい配置が得られる。さらに、設計した回路の動作を確認するため、回路シミュレータによる評価を行なった。光配線が含まれるため、光結合係数など新しいパラメータを導入してシミュレーションを行なった。その結果、電気・光変換などのオーバヘッドを含めても、通常の2次元集積回路と同様の動作結果が得られた。3次元化によりチップ面積を一定に保った状態で集積度を向上できるため、高性能化が期待できることが判明した。
また、上記のデバイスシミュレーションを高速に行なうため専用並列プロセッサの設計、特に設計方法を検討している。さらに、並列プロセッサを想定した、モンテカルロ手法によるデバイスシミュレーションの高速解法アルゴリズムの検討も行なっている。

Report

(1 results)
  • 1994 Annual Research Report
  • Research Products

    (2 results)

All Other

All Publications (2 results)

  • [Publications] 黒石範彦: "HDLによる並列モンテカルロデバイスシミュレーション向けプロセッサのトップダウン設計" 電子情報通信学会技術報告. ICD93-194. 9-16 (1994)

    • Related Report
      1994 Annual Research Report
  • [Publications] 吉田佳久: "モンテカルロデバイスシミュレーション向け並列プロセッサにおける高速解法アルゴリズム" 電子情報通信学会技術報告. ICD94-114. 25-32 (1994)

    • Related Report
      1994 Annual Research Report

URL: 

Published: 1994-04-01   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi