• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

面積・時間積最小化に基づく最高性能知能集積システム用VLSIプロセッサの開発

Research Project

Project/Area Number 10780162
Research Category

Grant-in-Aid for Encouragement of Young Scientists (A)

Allocation TypeSingle-year Grants
Research Field 計算機科学
Research InstitutionTohoku University

Principal Investigator

張山 昌論  東北大学, 大学院・情報科学研究科, 助手 (10292260)

Project Period (FY) 1998 – 1999
Project Status Completed (Fiscal Year 1999)
Budget Amount *help
¥2,200,000 (Direct Cost: ¥2,200,000)
Fiscal Year 1999: ¥1,300,000 (Direct Cost: ¥1,300,000)
Fiscal Year 1998: ¥900,000 (Direct Cost: ¥900,000)
Keywords衝突警報システム / 軌道計画 / 知能集積システム / 面積・時間積最小化
Research Abstract

本研究では,高安全自動車や家庭用サービスロボットなどにおいて重要となる,自動車(またはロボット)と障害物の衝突をチェックする衝突チェックVLSIプロセッサを開発し,それに基づいた衝突警報システムを構築し,その総合的評価を行うことを目的としている.このような目的のために,本年度は以下の成果を得た.
1.計算量の少ないVLSI向き衝突チェックアルゴリズムの確立
VLSIでの実現のためには,処理の規則性・並列性が重要となる.そこで,計算量を減少しつつ並列処理にも適合する衝突チェックアルゴリズムを提案した.自動車の表面離散点情報の表現法として精密な直方体表現と,大枠直方体表現を用いる階層的直方体表現を提案した.この表現を用いることにより,チェックの精度を段階的に高めることにより,計算量を大幅に減少できる.
2.面積・時間積最小化に基づく最適設計のための連想メモリの開発
前年度の研究により研究者が提案した並列性の高いVLSI向きアルゴリズムに基づいた稼働率100%の負荷分散型の並列アーキテクチャでは,全体の最適設計,例えば,面積制約下での処理時間最小化は,1個の処理要素(PE)の面積・時間積に帰着されることを見いだしている.そこで,照合演算を並列に行う連想メモリの面積・時間積最小化を実現するためのアーキテクチャとして,メモリの各ワードを複数の照合回路により共有したマルチポート連想メモリを提案した.このアーキテクチャではメモリセルの稼働率を高めることにより、同等の面積で従来の連想メモリの数倍の性能を達成できることが確認された.
3.衝突チェックVLSIプロセッサの基本回路のフルカスタム試作・評価
衝突チェックVLSIプロセッサの基本回路として,128ワード連想メモリとPEを0.5μmCMOS設計ルールにより試作した.動作周波数50MHzまでの動作が確認され,その性能は従来の汎用ワークステーションと比較して3桁以上高いことが実証された.

Report

(2 results)
  • 1999 Annual Research Report
  • 1998 Annual Research Report
  • Research Products

    (4 results)

All Other

All Publications (4 results)

  • [Publications] MASANORI HARIYAMA: "Collision Detection VLSI Processor for Intelligent Vehicles Using a Hierarchically-Content-Addressable Memory"IEICE Transaction on Electron. E82-C・9. 1722-1729 (1999)

    • Related Report
      1999 Annual Research Report
  • [Publications] MASANORI HARIYAMA: "Collision Detection VLSI Processor for Highly-Safe Intelligent Vehicles Using a Multiport Content-Addressable Memory"Interdisciplinary Information Sciences. 5・2. 109-115 (1999)

    • Related Report
      1999 Annual Research Report
  • [Publications] M.Hariyama: "Design of a Collision Detection VLSI Processor Basedon Minimization of Area-Time Products" Proc.IEEE International Conference on Robotics and Automation. 3691-3696 (1998)

    • Related Report
      1998 Annual Research Report
  • [Publications] M.Hariyama: "Optimal Design of a Parallel VLSI Processor Basedon Minimization of Area-Time Products and Its Application" Proc.the Workshop on Synthesis and System Integlation. 179-185 (1998)

    • Related Report
      1998 Annual Research Report

URL: 

Published: 1998-04-01   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi