• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

スケーラブルRF CMOSトランシーバに関する研究

Research Project

Project/Area Number 12J09379
Research Category

Grant-in-Aid for JSPS Fellows

Allocation TypeSingle-year Grants
Section国内
Research Field Electron device/Electronic equipment
Research InstitutionTokyo Institute of Technology

Principal Investigator

李 尚曄  東京工業大学, 大学院総合理工学研究科, 特別研究員(PD)

Project Period (FY) 2012 – 2013
Project Status Completed (Fiscal Year 2013)
Budget Amount *help
¥1,800,000 (Direct Cost: ¥1,800,000)
Fiscal Year 2013: ¥900,000 (Direct Cost: ¥900,000)
Fiscal Year 2012: ¥900,000 (Direct Cost: ¥900,000)
KeywordsRF / CMOS / Scalable / Frequency synthesizer / Iniection locking / Transceiver / Digital / Injection locking
Research Abstract

RF CMOSトランシーバを設計のために必ず必要なものとしては, 実際のRF信号を生成する周波数シンセサイザがある. そのシンセサイザは一般的にインダクタとコンダクタの共振を用いて信号を生成するために面積が大きいというのが問題として挙げられてきた. 本研究では, まずその周波数シンセサイザのスケーラブル化・高性能化のために, トランジスタのみの構成であるリング発振回路と注入同期を用いている. 平成25年度には, 昨年度に試作したシンセサイザを評価し, 論文投稿のために結果をまとめていた.
もう一つの研究実施計画であった「周波数シンセサイザのスケーラブル・高性能化に向け, TDC, ディジタルフィルタなどのディジタル回路技術と, 注入同期回路技術などのアナログ技術を組み合わせる新しいアーキテクチャを考案」に関してはTDCやディジタルフィルタの設計までは至ってないものの, VbrilogやVHDLなどを用いたディジタル設計技術を身につけることができた. また, ディジタル制御のためにSPI (Serial Peripheral Interface)をシンセサイザに内臓し, アナログ制御端子をなくしたのも今年度の成果の一つである.
他にも, 注入同期技術とリング発振回路のみで構成された新たな送信機アーキテクチャを提案し, 論文を投稿した.
最終目標であるスケーラブルRF CMOSトランシーバも進捗しており, 65nmCMOSプロセスを用いてトランシーバのプロトタイプを設計・試作を行った. 現在, トランシーバモジュールの評価を行っており, 論文投稿を準備中である.

Strategy for Future Research Activity

(抄録なし)

Report

(2 results)
  • 2013 Annual Research Report
  • 2012 Annual Research Report
  • Research Products

    (11 results)

All 2013 2012 Other

All Journal Article (5 results) (of which Peer Reviewed: 5 results) Presentation (3 results) Remarks (3 results)

  • [Journal Article] Fractionally Injection-Locked Frequency Multiplication Technique with Multi-Phase Ring Voltage-Controlled Oscillator2013

    • Author(s)
      S. Ikeda, S. Lee, T. Kamimura, H. I to, N. Ishihara, and K. Masu
    • Journal Title

      Jpn. J. Appl. Phys

      Volume: 52 Issue: 4S Pages: 04CE15-04CE15

    • DOI

      10.7567/jjap.52.04ce15

    • Related Report
      2013 Annual Research Report
    • Peer Reviewed
  • [Journal Article] An inductorless cascaded phase-locked loop with pulse injection locking technique in 90 nm CMOS2013

    • Author(s)
      S. Lee. H. Ito, S. Amakawa, N. Ishihara, and K. Masu
    • Journal Title

      International Journal of Microwave Science and Technology

      Volume: 2013 Pages: 1-11

    • DOI

      10.1155/2013/584341

    • Related Report
      2012 Annual Research Report
    • Peer Reviewed
  • [Journal Article] A multi-band quadrature clock generator with high-pass-filtered pulse injection technique2013

    • Author(s)
      S. Lee, T. Kamimura, S. Yonezawa, A. Shirane, S. Ikeda, H. Ito, N. Ishihara, and K. Masu
    • Journal Title

      IEEE Microwave and Wireless Components Letters

      Volume: 23 Issue: 2 Pages: 96-98

    • DOI

      10.1109/lmwc.2013.2239634

    • Related Report
      2012 Annual Research Report
    • Peer Reviewed
  • [Journal Article] A Ring-VCO-Based Injection-Locked Frequency Multiplier with Novel Pulse Generation Technique in 65nm CMOS2012

    • Author(s)
      S. Lee, H. Ito, S. Tanoi, N. Ishihara, and K. Masu
    • Journal Title

      IEICE Transactions on Electronics

      Volume: E95.C Issue: 10 Pages: 1589-1597

    • DOI

      10.1587/transele.E95.C.1589

    • NAID

      10031142794

    • ISSN
      0916-8524, 1745-1353
    • Year and Date
      2012-10-01
    • Related Report
      2012 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Injection-locked fractional frequency multiplier with automatic reference pulse-selection technique2012

    • Author(s)
      S. Lee, N. Kanemaru, S. Ikeda, T. Kamimura, S. Tanoi, H. Ito, N. Ishihara, and K. Masu
    • Journal Title

      IEICE Electronics Express

      Volume: 9 Issue: 21 Pages: 1624-1629

    • DOI

      10.1587/elex.9.1624

    • NAID

      130001922218

    • ISSN
      1349-2543
    • Related Report
      2012 Annual Research Report
    • Peer Reviewed
  • [Presentation] A Sub-1mW 5.5-GHz PLL with Digitally-Calibrated ILFD and Linearized Varactor for Low Supply Voltage Operation2013

    • Author(s)
      S. Tkeda, T. Kamimura, S. Lee, H. Ito, N. Ishihara, and K. Masu
    • Organizer
      IEEE Radio Frequency Integrated Circuit 2013
    • Place of Presentation
      Seattle, US
    • Year and Date
      2013-06-04
    • Related Report
      2013 Annual Research Report
  • [Presentation] C級動作VCOと注入同期型分周回路を用いた低電力位相同期回路2013

    • Author(s)
      李 尚曄, 池田 翔, 石原 昇
    • Organizer
      STARCシンポジウムFY2012
    • Place of Presentation
      新横浜国際ホテル
    • Year and Date
      2013-01-31
    • Related Report
      2012 Annual Research Report
  • [Presentation] An inductorless injection-locked PLL with 1/2- and 1/4-integral subharmonic locking in 90 nm CMOS2012

    • Author(s)
      S. Lee, S. Ikeda, H. Ito, S. Tanoi, N. Ishihara, and K. Masu
    • Organizer
      IEEE Radio Frequency Integrated Circuits Symposium
    • Place of Presentation
      Montreal convention center, Montreal, Canada
    • Year and Date
      2012-06-18
    • Related Report
      2012 Annual Research Report
  • [Remarks] 益研究室ホームページ

    • URL

      http://masu-www.pi.titech.ac.jp

    • Related Report
      2013 Annual Research Report
  • [Remarks] ・益研究室Publications

    • URL

      http://masu-www.pi.titech.ac.jp/publications_files/publications2012.html

    • Related Report
      2012 Annual Research Report
  • [Remarks] ・研究者(李 尚曄)の研究内容又は研究成果に関するページ

    • URL

      http://masu-www.pi.titech.ac.jp/member_files/sangyeop_lee/sangyeop_lee.html

    • Related Report
      2012 Annual Research Report

URL: 

Published: 2013-04-25   Modified: 2024-03-26  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi