• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

パケット通信に基づくチップ内高速多値データ転送VLSIの開発

Research Project

Project/Area Number 16700045
Research Category

Grant-in-Aid for Young Scientists (B)

Allocation TypeSingle-year Grants
Research Field Computer system/Network
Research InstitutionTohoku University

Principal Investigator

望月 明  東北大学, 電気通信研究所, 助手 (40359542)

Project Period (FY) 2004 – 2006
Project Status Completed (Fiscal Year 2006)
Budget Amount *help
¥3,400,000 (Direct Cost: ¥3,400,000)
Fiscal Year 2006: ¥700,000 (Direct Cost: ¥700,000)
Fiscal Year 2005: ¥900,000 (Direct Cost: ¥900,000)
Fiscal Year 2004: ¥1,800,000 (Direct Cost: ¥1,800,000)
Keywords電流モード回路 / 差動増幅器 / ダイナミック論理 / 動的制御 / 電流源 / 低消費電力 / クロストークノイズ / 差動ロジック / クロストーク / ノイズ / シュミット・トリガ / ラッチ / フリップフロップ / マイクロプロセッサ / ダイレクト・メモリ・アクセス / チップ内配線問題 / 時分割制御 / バス集中管理制御方式 / パケット通信プロトコル / 多値コーディング技術 / 分散制御方式 / データ密度
Research Abstract

近年の大規模集積回路(VLSI)は,高性能ハイエンドマイクロプロセッサにおいて数十億個のトランジスタが集積できるまでに微細化技術が発展してきている.これらは,モジュールやIPコアといったある機能でまとまった形でチップの一部の領域を占めている.プリント基板上でも1チップ上でもシステムのアーキテクチャはほぼ同じで,そのシステムを制御するCPUが存在し,各機能ブロックや内部メモリのデータ転送や制御を行う.
各ブロックはデータのやり取りのため,ある幅を持つ配線の束,すなわちバス,で接続されている.データ転送頻度と占有面積の効率のよい共通バス形式では,CPUの負担を軽くするためDMA方式が取られていたが,この方式にも改善の余地があり,前年度までに多値回路を活用した新しいパケット転送を模したデータ転送方式を提案し,シミュレーションによりその効果を実証してきた.
本年度は,さらなる高性能化のアプローチとして多値回路の高性能化を目指した.すなわち,アナログ回路等でオペアンプやメモリのセンスアンプ等,利得の高い増幅器として使用されている差動増幅器(差動対回路)に着目し,これを多値入力の識別およびスイッチングに活用することで高性能化を図っている「多値差動ロジック」にっいて研究をさらに推し進めた.低消費電力化のために演算時にのみ電流源をアクティブにする動的電流源制御や,仮想接地の役目をするゲート容量を挿入することで貫通パスのないダイナミック電流源を提案し,その有用性を示してきた.また,特にバスで問題となると考えられる近接配線に伴うクロストークに起因するノイズ除去機能を持った新しい回路方式も提案し,チップ上でその効果を明らかにした.
これらの成果は,チップ内高速データ転送のみならず,演算回路の高性能化等に活用が可能であるため,本課題の研究結果は,他の集積回路技術に広く水平展開できるものと考えられる.

Report

(3 results)
  • 2006 Annual Research Report
  • 2005 Annual Research Report
  • 2004 Annual Research Report
  • Research Products

    (24 results)

All 2006 2005 2004

All Journal Article (24 results)

  • [Journal Article] Design of a Microprocessor Datapath Using Four-Valued Differential-Pair Circuits2006

    • Author(s)
      Akira Mochizuki
    • Journal Title

      Proc. IEEE International Symposium on Multiple-Valued Logic 36(CD-ROM)

    • Related Report
      2006 Annual Research Report
  • [Journal Article] Highly Reliable Multiple-Valued Circuit Based on Dual-Rail Differential Logic2006

    • Author(s)
      Akira Mochizuki
    • Journal Title

      Proc. IEEE International Symposium on Multiple-Valued Logic 36(CD-ROM)

    • Related Report
      2006 Annual Research Report
  • [Journal Article] 差動ロジックに基づく高性能VLSIの展望2006

    • Author(s)
      望月 明
    • Journal Title

      多値論理研究ノート 29

    • Related Report
      2006 Annual Research Report
  • [Journal Article] 2線差動論理に基づくノイズフリー多値集積回路2006

    • Author(s)
      三浦 成友
    • Journal Title

      平成18年度電気関係学会東北支部連合大会講演論文集

      Pages: 341-341

    • Related Report
      2006 Annual Research Report
  • [Journal Article] Low-power Latch Based on Dynamic Differential Logic2006

    • Author(s)
      Hirokatsu Shirahama
    • Journal Title

      Proc. 3rd Workshop of Yeungnum Univ. and Tohoku Univ.

      Pages: 138-140

    • Related Report
      2006 Annual Research Report
  • [Journal Article] TMR-Based Differential Logic for Vt-Variation Compensation2006

    • Author(s)
      Akihiro Hirosaki
    • Journal Title

      Proc. 3rd Workshop of Yeungnum Univ. and Tohoku Univ.

      Pages: 51-52

    • Related Report
      2006 Annual Research Report
  • [Journal Article] Design of a Low-Power Multiple-Valued Integrated Circuit Based on Dynamic Source-Coupled Logic2005

    • Author(s)
      Akira Mochizuki
    • Journal Title

      Journal of Multiple-Valued Logic and Soft Computing 11・5-6

      Pages: 481-498

    • Related Report
      2005 Annual Research Report
  • [Journal Article] 0.2V-Swing Multiple-Valued Differential-Pair Circuit and Its Application to Arithmetic VLSI2005

    • Author(s)
      Akira Mochizuki
    • Journal Title

      14th International Workshop on Post-Binary ULSI Systems 14

      Pages: 35-41

    • Related Report
      2005 Annual Research Report
  • [Journal Article] Multiple-Valued Duplex Asynchronous Data Transfer Scheme for Interleaving in LDPC Decoders2005

    • Author(s)
      Naoya Onizawa
    • Journal Title

      Proc.35th IEEE International Symposium on Multiple-Valued Logic 35

      Pages: 138-143

    • Related Report
      2005 Annual Research Report
  • [Journal Article] A 1.88ns 54x54-bit Multiplier in 0.18μm CMOS Based on Multiple-Valued Differential-Pair Circuitry2005

    • Author(s)
      Akira Mochizuki
    • Journal Title

      Symposium on VLSI Circuits

      Pages: 264-267

    • Related Report
      2005 Annual Research Report
  • [Journal Article] 多値差動ロジックに基づく高性能4値フリップフロップの構成2005

    • Author(s)
      白濱 弘勝
    • Journal Title

      平成17年電気関係学会東北支部連合大会 1 I11

      Pages: 319-319

    • Related Report
      2005 Annual Research Report
  • [Journal Article] 電流モード多値回路技術の展望2005

    • Author(s)
      望月 明
    • Journal Title

      多値論理研究ノート 28

    • Related Report
      2005 Annual Research Report
  • [Journal Article] Design of a Low-Power Multiple-Valued Integrated Circuit Based on Dynamic Source-Coupled Logic2005

    • Author(s)
      Akira Mochizuki
    • Journal Title

      J.Multiple-Valued Logic & Soft Computing (採録決定)(印刷中)

    • Related Report
      2004 Annual Research Report
  • [Journal Article] Low-Power Multiple-Valued Current-Mode Logic Using Substrate Bias Control2004

    • Author(s)
      Akira Mochizuki
    • Journal Title

      IEICE Trans.on Electronics E87-C,4

      Pages: 582-588

    • NAID

      110003214894

    • Related Report
      2004 Annual Research Report
  • [Journal Article] Dynamically Function-Programmable Bus Architecture for High-Throughput Intra-Chip Data Transfer2004

    • Author(s)
      Akira Mochizuki
    • Journal Title

      IEICE Trans.on Electronics E87-C,11

      Pages: 1915-1922

    • NAID

      110003214810

    • Related Report
      2004 Annual Research Report
  • [Journal Article] Low-Power Motion-Vector Detection VLSI Processor Based on Pass-Gate Logic with Dynamic Supply-Voltage/Clock-Frequency Scaling2004

    • Author(s)
      Akira Mochizuki
    • Journal Title

      IEICE Trans.on Electronics E87-C,11

      Pages: 1876-1883

    • NAID

      110003214804

    • Related Report
      2004 Annual Research Report
  • [Journal Article] Intra-Chip Address-Presetting Data-Transfer Scheme Using Four-Valued Encoding2004

    • Author(s)
      Akira Mochizuki
    • Journal Title

      Proc.IEEE International Symposium on Multiple-Valued Logic 34

      Pages: 192-197

    • Related Report
      2004 Annual Research Report
  • [Journal Article] Low-Power Pipelined VLSI System Using a Power-Supply-Controlled CMOS Pass-Gate Network and Its Application2004

    • Author(s)
      Akira Mochizuki
    • Journal Title

      The 2004 International Conference on Circuits/Systems, Computers and Communications

    • Related Report
      2004 Annual Research Report
  • [Journal Article] 信号・しきい値多重化に基づく高性能電流モード多値回路の構成2004

    • Author(s)
      望月 明
    • Journal Title

      多値論理とその応用研究会技術研究報告 MVL-04,1

      Pages: 99-105

    • Related Report
      2004 Annual Research Report
  • [Journal Article] 自律分散制御に基づくチップ内高速データ転送方式2004

    • Author(s)
      竹内 崇
    • Journal Title

      信学技報 100,648

      Pages: 33-37

    • Related Report
      2004 Annual Research Report
  • [Journal Article] 基盤バイアス制御に基づく低電力多値集積回路の構成2004

    • Author(s)
      望月 明
    • Journal Title

      電子情報通信学会2004年総合大会講演論文集 SC-11-11

    • Related Report
      2004 Annual Research Report
  • [Journal Article] 多値ダイナミック差動論理に基づく高速低電力ALUの構成2004

    • Author(s)
      北村 健
    • Journal Title

      電気関係学会東北支部連合大会 2E6

      Pages: 181-181

    • Related Report
      2004 Annual Research Report
  • [Journal Article] 多値2線差動論理に基づく高性能算術演算VLSI2004

    • Author(s)
      望月 明
    • Journal Title

      多値論理フォーラム,多値論理研研究ノート 27

    • Related Report
      2004 Annual Research Report
  • [Journal Article] 差動対電流モード多値回路と高速・高信頼算術演算VLSIシステムへの応用2004

    • Author(s)
      望月 明
    • Journal Title

      信学技法 104,522

      Pages: 31-36

    • NAID

      110003318227

    • Related Report
      2004 Annual Research Report

URL: 

Published: 2004-04-01   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi