Si基板上A1Nテンプレートを用いたHVPE法による厚膜GaNバルク結晶の作製
Project/Area Number |
16760252
|
Research Category |
Grant-in-Aid for Young Scientists (B)
|
Allocation Type | Single-year Grants |
Research Field |
Electronic materials/Electric materials
|
Research Institution | Nagoya University |
Principal Investigator |
本田 善央 名古屋大学, 大学院工学研究科, 助手 (60362274)
|
Project Period (FY) |
2004 – 2006
|
Project Status |
Completed (Fiscal Year 2006)
|
Budget Amount *help |
¥3,700,000 (Direct Cost: ¥3,700,000)
Fiscal Year 2006: ¥700,000 (Direct Cost: ¥700,000)
Fiscal Year 2005: ¥700,000 (Direct Cost: ¥700,000)
Fiscal Year 2004: ¥2,300,000 (Direct Cost: ¥2,300,000)
|
Keywords | GaNバルク結晶 / Si基板 / HVPE法 / GaNバルク単結晶 / AlN / HVPE / 選択成長法 |
Research Abstract |
前年度までに、Si基板を用いてGaN厚膜単結晶の成長を試み、200nm程度のAlN中間層を介してHVPEによりGaN結晶成長を行うと、Si基板のメルトバックエッチングを抑制することが可能であることを見出した。その結果100μm以上の厚膜GaNを得ることに成功している。しかしながら長時間成長においては基板界面からGaNへ向かい変質層が確認された。変質層には20%を超えるSiが含まれ、依然として耐性が完全ではなく、ゆっくりではあるがメルトバックエッチングが起きていることが分かった。昨年度は、AlNテンプレートの成長条件の検討しメルトバックエッチングの抑制を図った。今年度この結果を用い、HVPE成長条件及び選択成長改善により更なるメルトバックエッチングの抑制を試みた。 成長用基板にはSi(111)を用い、MOVPE法により150nmのAlN上に200nmのGaN薄膜を成長させた。この基板上へSiO_2をマスクとした3/3μmのドットパターンを形成した。この基板をテンプレートとして、HVPE-GaNを成長した。まず、HVPE成長温度を1000〜1100℃と変化させ成長を行った。1100℃の場合、マスクの有無に関わらず全面がメルトバックエッチングをおこしていた。成長温度を1025〜1075℃程度の領域では、マスク無ではメルトバックを起こしていたが、マスクが有る場合メルトバックはほとんど起きなかった。1000℃の場合、どちらの場合もメルトバックエッチングは起こらなかった。これらの結果から、メルトバックの反応は温度に対して非常に敏感であり1000℃付近で急激に抑制できること、選択成長がメルトバック抑制に効果的であることが確認された。以上の実験を踏まえて、厚膜の作製を試みた。選択成長用マスクを施した基板を成長用基板し、1000℃にて5時間行った。得られた結晶は400μm程度の膜厚があり、基板として利用可能な膜厚を満たしていた。そこで、フッ硝酸にてSiをエッチングすることでGaN自立基板を得ることに成功した。XRDにより(0004)のロッキングカーブを測定した結果、半値幅は390arcsecであり、同時に成長したサファイア基板の240arcsecと比較してもそれほど変わらずC軸配向性は良好であった。本研究ではSi基板のAlN結晶品質、HVPEの成長長条件の改善により初めてSi基板を持ちいてGaN自立基板を作製することを可能とした。
|
Report
(3 results)
Research Products
(3 results)