• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

スティープスロープMOSトランジスタに最適なMOSゲートスタック構造に関する研究

Research Project

Project/Area Number 16F16070
Research Category

Grant-in-Aid for JSPS Fellows

Allocation TypeSingle-year Grants
Section外国
Research Field Electron device/Electronic equipment
Research InstitutionThe University of Tokyo

Principal Investigator

高木 信一  東京大学, 大学院工学系研究科(工学部), 教授 (30372402)

Co-Investigator(Kenkyū-buntansha) HUANG PO-CHIN  東京大学, 工学(系)研究科(研究院), 外国人特別研究員
Project Period (FY) 2016-10-07 – 2019-03-31
Project Status Completed (Fiscal Year 2018)
Budget Amount *help
¥2,300,000 (Direct Cost: ¥2,300,000)
Fiscal Year 2018: ¥500,000 (Direct Cost: ¥500,000)
Fiscal Year 2017: ¥1,000,000 (Direct Cost: ¥1,000,000)
Fiscal Year 2016: ¥800,000 (Direct Cost: ¥800,000)
Keywordsトンネリング / MOSFET
Outline of Annual Research Achievements

本研究では、電源電圧を削減し情報処理エネルギーの大幅な低減を達成できるスティープスロープMOSトランジスタにおいて、その実現の鍵となるデバイス構造とその電気特性及びその関係の明確化に関する研究を行った。65nm世代の量産に用いられている標準Si CMOS試作環境におけるプロセス適用し、相補型のTFET(nチャネルTFETとpチャネルTFET)を、一体のプロセスフローを用いて実現した。B、As、C各イオンのイオン注入を用い、熱工程を制御することによって、急峻な不純物分布を持つ縦型トンネルソース構造を実現した。TFETの条件振りとしては、C(カーボン)I/Iの有無とオフセット・スペーサをエクステンションI/IとポケットI/Iの前に行うか後に行うかの組み合わせである。
nTFETに対して試作条件振りによる電気特性の違いを調べたところ、C注入の有無では、C I/Iがある方が、TFETの電気特性が改善することが分かった。C I/Iの有無でのエクステンション領域での不純物のSIMS分布の結果の差を見ると、C I/Iの有る場合にはAsプロファイルが急峻になっていることから、ポケット不純物の急峻化により、トンネル距離が短くなっている可能性があることが示唆される。またオスセット・スペーサの順序の点では、オフセット形成後にエクステンションとポケットのI/Iを行うことによって性能が向上することが分かった。これは、オフセット・スペーサ形成時にSi基板が掘れることから、オスセット・スペーサ形成後のI/I形成後の方が、ゲートエッジ直下の不純物濃度が高くなるためではないかと考えられる。以上のように、ソース領域のI/I条件やプロセスの順序などの最適化が、TFET特性に極めて敏感に影響することが明らかとなった。また、ゲート長としては、50nmのゲート長でも適切に動作することが分かった。

Research Progress Status

平成30年度が最終年度であるため、記入しない。

Strategy for Future Research Activity

平成30年度が最終年度であるため、記入しない。

Report

(3 results)
  • 2018 Annual Research Report
  • 2017 Annual Research Report
  • 2016 Annual Research Report
  • Research Products

    (1 results)

All 2018

All Journal Article (1 results) (of which Peer Reviewed: 1 results)

  • [Journal Article] Investigation of Electrical Characteristics of Vertical Junction Si n-Type Tunnel FET2018

    • Author(s)
      P.-C. Huang, T. Tanamoto, M. Goto, S. Kawanaka, H. Hieda, M. Koyama, M. Takenaka, and S. Takagi, “
    • Journal Title

      IEEE Transactions on Electron Devices

      Volume: 65 Issue: 12 Pages: 5511

    • DOI

      10.1109/ted.2018.2874534

    • Related Report
      2018 Annual Research Report
    • Peer Reviewed

URL: 

Published: 2016-10-11   Modified: 2024-03-26  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi