• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

リコンフィギュラブルコンピューティング向け簡易開発環境の構築

Research Project

Project/Area Number 17650009
Research Category

Grant-in-Aid for Exploratory Research

Allocation TypeSingle-year Grants
Research Field Software
Research InstitutionHiroshima University

Principal Investigator

中野 浩嗣  Hiroshima University, 大学院・工学研究科, 教授 (30281075)

Co-Investigator(Kenkyū-buntansha) 伊藤 靖朗  広島大学, 大学院・工学研究科, 助教 (40397964)
Project Period (FY) 2005 – 2007
Project Status Completed (Fiscal Year 2007)
Budget Amount *help
¥2,900,000 (Direct Cost: ¥2,900,000)
Fiscal Year 2007: ¥800,000 (Direct Cost: ¥800,000)
Fiscal Year 2006: ¥800,000 (Direct Cost: ¥800,000)
Fiscal Year 2005: ¥1,300,000 (Direct Cost: ¥1,300,000)
KeywordsFPGA / ハードウェアアルゴリズム / CPU / 組み込みシステム / 組合せ最適化 / 論理設計
Research Abstract

FPGAは,任意の回路データをダウンロードすることにより,インスタントに専用回路を埋め込むことができるリコンフィギュラブルLSIであり,低コストで専用LSIを実現するものとして注目をされている.これまでに,研究代表者のグループでは,FPGAのリコンフィギュラブルな機能を利用した高速な計算処理方法の開発を行なってきた.その研究の過程において,ハードウェア設計は極めて複雑であり,ハードウェアを制御するソフトウェアの開発も容易ではない.そこで,FPGAを利用した処理の高速化が容易に行なえるよう,簡易開発環境を整備するのが本研究の目的である.これまでに開発した簡易開発環境を用いて、改良版n choose kカウンタ、2値化ハードウェアアルゴリズム、初期化アルゴリズム、超小型CPUなどの開発を行った。特に、超小型CPUは、約250行のVerilogHDLソースコードで動作する本格的な機能をもつものである。このCPUは完全なスタックアーキテクチャであり、超小型であるにもかかわらず、幅広い機能をもっている。この超小型CPUをターゲットとするアセンブラとCコンパイラも設計した。この超小型CPUを題材とする学習テキストをデザインウェーブ誌に2007年4月より隔月で、「基礎から学ぶVerilogHDL&FPGA設計」として掲載中である。掲載は全15回を予定している。

Report

(3 results)
  • 2007 Annual Research Report
  • 2006 Annual Research Report
  • 2005 Annual Research Report
  • Research Products

    (11 results)

All 2008 2007 2006 2005

All Journal Article (8 results) (of which Peer Reviewed: 5 results) Presentation (2 results) Book (1 results)

  • [Journal Article] A New Hybrid Multitoning Based on the Direct Binary Search2008

    • Author(s)
      Xia Zhuge, Yuki Hirano, Koji Nakano
    • Journal Title

      Proc. of International Multi Conference of Engineers and Computer Scientists 1

      Pages: 627-632

    • Related Report
      2007 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Near Optimal Randomized Initialization on the 1-Dimensinal Reconfigurable Mesh2007

    • Author(s)
      Koji Nakano
    • Journal Title

      International Journal of Principles and Applications in Information Science and Technology 1・1

      Pages: 53-64

    • Related Report
      2007 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Efficient Hardware Algorithms for N Choose K Counters Using the Bitonic Merger2007

    • Author(s)
      Yasuaki Ito, Koij Nakano, Youhei Yamagishi
    • Journal Title

      International Journal on Foundations of Computer Science 18・3

      Pages: 517-528

    • Related Report
      2007 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Optimal Initialization for the 1-Dimensional Reconfigurable Mesh2007

    • Author(s)
      Koji Nakano
    • Journal Title

      Proc. of International Conference on Applications and Principles of Information Science

      Pages: 322-325

    • Related Report
      2007 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Randomized Initialization on the 1-dimentional Reconfigurable Mesh2007

    • Author(s)
      Koji Nakano
    • Journal Title

      International Conference on Parallel and Distributed Computing, Applications and Technologies

      Pages: 293-300

    • Related Report
      2007 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Efficient Hardware Algorithms for n Choose k Counters using the Bitonic Merge2007

    • Author(s)
      Yasuaki Ito, Koji Nakano, Youhei Yamagishi
    • Journal Title

      International Journal of Foundations of Computer Science (採録決定)

    • Related Report
      2006 Annual Research Report
  • [Journal Article] Efficient Hardware Algorithm for N Choose K Counters2006

    • Author(s)
      Yasuaki Ito, Koji Nakano, Youhei Yamagishi
    • Journal Title

      Proceedings of Internatinal of Parallel and Distributed Processing Systems (CD-ROM)

    • Related Report
      2006 Annual Research Report
  • [Journal Article] Hardware n Choose k Counters with Applications to the Partial Exhaustive Search2005

    • Author(s)
      Koji Nakano
    • Journal Title

      IEICE Trans. on Information & Systems E88-D,7

      Pages: 1350-1359

    • Related Report
      2005 Annual Research Report
  • [Presentation] Component Labeling for k-Concave Binary Images Using an FPGA2007

    • Author(s)
      Yasuaki Ito, Koji Nakano
    • Organizer
      電子情報通信学会コンピュテーション研究会
    • Place of Presentation
      広島大学
    • Year and Date
      2007-12-14
    • Related Report
      2007 Annual Research Report
  • [Presentation] Direct Binary Search法によるマルチトニング2007

    • Author(s)
      平野祐樹, 中野浩嗣
    • Organizer
      第3回情報科学ワークショップ
    • Place of Presentation
      北九州市
    • Year and Date
      2007-09-15
    • Related Report
      2007 Annual Research Report
  • [Book] Handbook of Parallel Computing, Models, Algorithms and Applications2008

    • Author(s)
      Koji Nakano
    • Total Pages
      17
    • Publisher
      CHAPMAN & HALL/CRC
    • Related Report
      2007 Annual Research Report

URL: 

Published: 2005-04-01   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi