• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

コンピュータソフトウェアの著作権保護を可能とする計算機システムの実現

Research Project

Project/Area Number 17700069
Research Category

Grant-in-Aid for Young Scientists (B)

Allocation TypeSingle-year Grants
Research Field Computer system/Network
Research InstitutionKyushu Institute of Technology

Principal Investigator

田中 康一郎  九州工業大学, マイクロ化総合技術センター, 助手 (40253570)

Project Period (FY) 2005 – 2006
Project Status Completed (Fiscal Year 2006)
Budget Amount *help
¥3,500,000 (Direct Cost: ¥3,500,000)
Fiscal Year 2006: ¥1,300,000 (Direct Cost: ¥1,300,000)
Fiscal Year 2005: ¥2,200,000 (Direct Cost: ¥2,200,000)
Keywords著作権保護 / FPGA / リコンフィギャラブル・ロジック / DSP / SDRA / ハードウェア・ソフトウェア協調処理 / SDRAM
Research Abstract

前年度では、コンピュータソフトウェアの著作権保護を可能とする計算機システムの実現するための、評価環境を構築するためにハードウェアプラットフォームであるRICEとそのライブラリ(IP、ファームウェア、ドライバなど)の整備し、それらが正常に動作することを確認した。本年度は、その環境を用いて具体的にアプリケーションを開発することで、提案するシステムの性能評価を行った。
我々の提案する安全な計算機システムの基本アイデアは、プロセッサとメモリの通信時間にデータの暗号化および復号化の処理を隠蔽することで、従来システムの処理性能を低下させることなく、安全性を向上させることができることである。また、その処理を従来の高速ではあるが柔軟性のないハードウェアや柔軟性はあるものの多くの処理時間を必要とするソフトウェアで実現するのではなく、柔軟なハードウェアであるリコンフィギャラブル・ロジックで実現することで、高い安全性と継続的に提供できることである。
提案するシステムを評価対象である従来システムとしてRICEを用いた時の基本性能評価を行った。その結果、プロセッサに用意されている複数のメモリ・インタフェースでは通信バンド幅の違いがあること、通信粒度の違いによってプログラミング手法を変更すべきであることが確認できた。また、ベンチマークソフトウェアを用いたプロセッサによる暗号・復号化処理は非常に負荷の高い処理であり、単純な読み込み操作において暗号化処理を実行すると通信バンド幅が1/30に低下することも併せて確認できた。
最後に、提案するシステムの性能評価を行った。その結果、プラットフォームに用いたFPGAにおいて、数百Mbpsのスループットを実現できることから、提案システムでは暗号・復号処理を実装しても通信バンド幅がほとんど低下しないことが確認できた。これにより、提案したシステムが効果的に具現化できることを証明できた。

Report

(2 results)
  • 2006 Annual Research Report
  • 2005 Annual Research Report
  • Research Products

    (5 results)

All 2006 2005

All Journal Article (5 results)

  • [Journal Article] An FPGA Implementation of Partial Dynamic Reconfiguration Controller and Processor Interfaces for a Processor-Based System with Reconfigurable Logics2006

    • Author(s)
      Koichiro Tanaka
    • Journal Title

      Proceedings of International Technical Conference on Circuits/Systems, Computers and Communications 2

      Pages: 157-160

    • Related Report
      2006 Annual Research Report
  • [Journal Article] リコンフィギャラブルシステムRICEとSystemCによる設計環境2006

    • Author(s)
      田中 康一郎ほか
    • Journal Title

      Electronic Design and Solution Fair 2006 University Plaza 資料集

      Pages: 21-32

    • NAID

      120006655354

    • Related Report
      2005 Annual Research Report
  • [Journal Article] 動的部分再構成可能なFPGAを搭載したFPGA/DSPプラットフォームRICEのためのコンフィギュレーション・コントローラの実装2006

    • Author(s)
      川原 崇宏, 田中 康一郎, 佐藤 寿倫
    • Journal Title

      FPGA/PLD Design Conferenceユーザ・プレゼンテーション論文集

      Pages: 1-8

    • NAID

      120006655353

    • Related Report
      2005 Annual Research Report
  • [Journal Article] Development of a Dynamically Reconfigurable Hardware Platform Using General-Purpose FPGAs2005

    • Author(s)
      Koichiro Tanaka
    • Journal Title

      Proceedings of the 20th Commemorative International Technical Conference on Circuit/Systems, Computers and Communications 2

      Pages: 565-566

    • Related Report
      2005 Annual Research Report
  • [Journal Article] リコンフィギュラブル・システムRICEにおける再構成時間の短縮2005

    • Author(s)
      川原 崇宏, 田中 康一郎, 佐藤 寿倫
    • Journal Title

      第13回電子情報通信学会九州支部学生会講演会

      Pages: 96-96

    • Related Report
      2005 Annual Research Report

URL: 

Published: 2005-04-01   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi