1995 Fiscal Year Annual Research Report
Project/Area Number |
07680374
|
Research Institution | Kyoto Sangyo University |
Principal Investigator |
平石 裕実 京都産業大学, 工学部, 教授 (40093299)
|
Keywords | 形式的検証 / 設計検証 / 論理設計 / 時相論理 / 記号モデル検査 / 順序機械 |
Research Abstract |
本年度は、主として時空間様相論理と並列検証アルゴリズムの基礎的研究を行なった。 1.時空間様相論理の基礎的研究: 同一の回路を一次元的に繰り返し接続するビットスライス的な回路の設計検証において、回路の動作を、時間方向と空間方向の2つの遷移関係を持つ時空間Kripke構造としてモデル化する方法を提案した。これにより、任意長のビット幅を持つビットスライスALU回路などをコンパクトにモデル化出来る。また、この時空間Kripke構造に対する仕様記述のために、時間方向と空間方向の変化を記述できる時空間様相理論体系を示した。そらに、検証アルゴリズムとして、時空間様相論理の記号モデル検査アルゴリズムを示し、実際に簡単なALUの設計検証に適用し、本検証手法が有効であることを示した。 2.並列検証アルゴリズムの基礎的研究: 現在、CPUの個数が数個から十数個程度の高性能ワークステーションが比較的安価に入手可能となってきている。そこで、このようなワークステーション上での実行に適した並列検証アルゴリズムの研究を行なった。とくに、設計検証で用いる記号モデル検査アルゴリズムの中心的な役割を担う共有二分決定グラフ(BDD)による論理関数処理の並列化を行なうために、BDD演算のマルチレッドアルゴリズムを開発した。このマルチスレッドアルゴリズムでは、並列処理の正当性を確保するために、内部の節点テーブルや演算結果テーブルのアクセスの際にロックをかける必要があるが、ロックの方法やロックをかける範囲が効率に大きな影響を及ぼすことが判明し、今後引続き研究を進める必要がある。
|
Research Products
(3 results)
-
[Publications] H. Hiraishi: "Towards Verification of Bit-Slice Circuits- Time-Space Model Model Checking Approach-" IEICE Trans. Information and Systems. E78-D(7). 791-795 (1995)
-
[Publications] S. V. Campos: "Temporal Verification of Real-Time Systems" IEICE Trans. Information and Systems. E78-D(7). 796-801 (1995)
-
[Publications] H. Hiraishi: "Time-Space Modal Logic for Verification of Bit-Slice Circuits" Proc. 4th Computer-Aided Design and Computer Graphics. 675-680 (1995)