1996 Fiscal Year Annual Research Report
アナログ並列画像圧縮回路を集積化した超高速ディジタル伝送イメージセンサの研究
Project/Area Number |
08238208
|
Research Institution | Toyohashi University of Technology |
Principal Investigator |
田所 嘉昭 豊橋技術科学大学, 工学部, 教授 (90005463)
|
Keywords | 画像圧縮回路 / イメージセンサ / 2次元DCT / アナログ並列処理 / 適応的AD変換 |
Research Abstract |
本研究では、イメージセンサ上において、その場で画像圧縮とディジタル符号化を行い、超高速に画像情報を伝送するスマートイメージセンサを提案した。特に、画像圧縮の基幹的処理である2次元離散コサイン変換(DCT)をアナログ領域で行い、その後のAD変換を適応的に行うことにより、センサ上での超高速の画像圧縮とディジタル符号化を可能にすることを特徴としている。 本年度は、提案する画像圧縮用イメージセンサとアナログ画像圧縮回路の基本性能の確認を目的としたプロトタイプのLSIセンサを、実際に試作・評価した。試作は、半導体メーカの協力が得られ、0.35ミクロン3層AI2層ポリシリコンの最先端のCMOS技術により行った。並列画像圧縮処理に適合させるための8チャネル並列読み出しCMOSイメージセンサ(128×128)により、実際に撮像を行え、CMOS型において問題とされる固定パターン雑音も十分小さく、良好な結果が得られた。また試作したアナログ2次元DCTプロセッサにより、計算機から画像を与えて符号化処理を実際に行い、計算機に取り込んで画像を再構成することができた。現状で、約34dBのPSNRを得た。これは、アナログ処理により2次元DCTが行えることを、世界で初めて実証した結果と言える。試作により、精度改善の対策も明らかとなり、アナログ処理でも、問題とならない程度に高精度化できる見通しが得られた。また、小面積で、消費電力も小さく、高速に動作するというアナログ処理の特徴を明らかにすることができた。これらの成果は、本年2月に、ISSCC(VLSIに関する最大規模で、最も権威のある国際会議)に採択され、発表した。
|
-
[Publications] S.Kawahito,M.Yoshida,M.Sasaki,K.Umehara,Y.Tadokoro,K.Murata,S.Doushou,A.matsuzawa: "A compressed digital output CMOS image sensor with analog2-D DCT processors and an ADC/Quantizer" Dig,Tech.Papers,ISSCC(Int.Solid-State Conf.). FA11.3. 184-185 (1997)
-
[Publications] S.Kawahito and Y.Tadokoro: "CMOS class-AB current mirrors for precision current-mode analog signal processing elements" IEEE Trans.on Circuits and System II. 43,12. 843-845 (1996)
-
[Publications] S.Kawahito,M.Yoshida,Y.Tadokoro,A.Matsuzawa: "An analog two-dimensional discrete cosine transform processor for focal-plane image compression" IEICE Trans.Fundamentals. E80-A,2. 283-290 (1997)
-
[Publications] S.Koga,A.Yamasawa,S.Kawahito,Y.Tadokoro,K.Mizuno,O.Tabata: "Micro fluxgate magnetic sensor interface circuits using △Σ Modulation21GC04:電気学会論文誌E(センサ・マイクロマシン部門誌)" 117-E,2. 84-88 (1997)