• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

1996 Fiscal Year Annual Research Report

大規模アナログシステムLSIのビヘイビア・モデル導出とVLSI階層設計への応用

Research Project

Project/Area Number 08750467
Research InstitutionTokyo National College of Technology

Principal Investigator

大塚 友彦  東京工業高等専門学校, 電子工学科, 助教授 (80262278)

KeywordsBehavioral Model / Specification Translation / Hierarchical Design / Analog LSI
Research Abstract

本研究では、大規模なアナログLSIを効率的に設計するため、下記の成果を得た。
・アナログ・ビヘイビアのモデル化手法
アナログLSI設計の階層化を図るため、上位設計向けの動作特性近似モデル(ビヘイビア・モデル)の構築方法を検討した。ここでは、設計知識を基に適切な設計変数選択を行ったところ、実験計画法を用いた高精度のビヘイビア・モデルの導出方法を示した。
・アナログLSI設計の階層化手法
処理時間短縮のため、ライブラリ参照方式のアナログLSIの階層設計手法を提案した。予め、ライブラリに登録されたビヘイビア・モデルを参照することで、システムレベルの動作仕様を効率的にサブ・システムの動作仕様に変換し、トランジスタレベルのシミュレーションなしに高速、かつ高精度な回路最適設計が可能となった。
・設計プロトタイプシステムの試作
提案手法に基づいた設計プロトタイプシステムを試作した。OTA CMOSフィルタやバイポーラPLLなどの小規模な回路例について設計実験を行い、実際の回路設計において、設計時間短縮が確認された。
今後の課題としては、設計知識の効果的な適用方法の検討、より大規模な回路例への対応などが挙げられる。

  • Research Products

    (1 results)

All Other

All Publications (1 results)

  • [Publications] A.F.Masud,T.Ohtsuka,H.Kunieda: "Translation of Specifications in Hierarchical Analog LSI Design" Proc.of IEEE ISCAS 1996. IV. 735-739 (1996)

URL: 

Published: 1999-03-08   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi