1996 Fiscal Year Annual Research Report
VLSIチップからの逐次回路機能抽出によるその場故障診断に関する基礎的研究
Project/Area Number |
08875072
|
Research Institution | Osaka University |
Principal Investigator |
藤岡 弘 大阪大学, 工学部, 教授 (40029228)
|
Co-Investigator(Kenkyū-buntansha) |
中前 幸治 大阪大学, 工学部, 助教授 (40155809)
|
Keywords | VLSI光学顕微鏡画像 / 回路認識 / CMOS標準セル設計 / 知識ベースシステム / 故障診断支援システム |
Research Abstract |
VLSI観測画像から回路ブロック間の配線や機能等の回路情報を得る、いわゆる"逆設計"の考え方に基づく故障診断支援システムの構築を目的とした、VLSIチップの光学顕微鏡観測画像を用いた回路認識システムを提案した。VLSIは各種機能を持った回路ブロックから構成され、その機能に応じて異なった設計手法、例えば、フルカスタム設計、標準セル設計、Sea-of-Gate設計、メモリ設計等、を用いて設計されるのが通常である。このようなVLSIの故障診断支援システムでの回路認識には、設計手法に応じて構築された知識ベースを認識する回路ブロックに応じて切り替えることが効率的であると考えられる。まず、我々は、VLSI観測画像を回路ブロックに分割し、さらに回路ブロックの設計手法を自動的にフラクタル解析を用いて認識する手法を検討した。つぎに、標準セル設計の回路ブロックを対象とした知識ベースを、基本セルレイアウトとVLSIチップ光学顕微鏡観測画像から構築した。知識ベースは、セルライブラリ、ポリゴンライブラリ及びルールベースから構成されている。ポリゴンライブラリのデータは、長方形ブロックの集合として記述される。観測画像から抽出された配線パターンも、長方形ブロック集合として記述される。この長方形ブロックには、第1層Al配線と第2層Al配線を区別するために観測画像のエッジの明瞭度を示すエッジ強度情報が付加されている。標準セル設計のセル列領域で回路機能の推定が、配線チャネル領域でセル間の接続情報が抽出され、回路認識が行われる。この手法をCMOS LSIの光学顕微鏡観測画像に適用し、その有効性を示した。
|