1998 Fiscal Year Annual Research Report
動的再構成に基づく知能ロボット用並列VLSIプロセッサの最適設計
Project/Area Number |
09750523
|
Research Institution | Hachinohe Institute of Technology |
Principal Investigator |
藤岡 与周 八戸工業大学, 工学部, 講師 (70275527)
|
Keywords | 動的再構成 / 知能ロボット / VLSI / 並列プロセッサ / 高速応答性 / 演算語長 / ビットシリアルアーキテクチャ / 知能集積システム |
Research Abstract |
動的環境下での自律的動作を目指す知能ロボットシステムにおいては,高速応答性を実現するスーパーチップの開発が重要となる.本年度の研究においては,平成9年度の研究で得られた知見を元に,動的再構成に基づくロボット制御用ビットシリアル演算方式並列プロセッサアーキテクチャの有用性を実証することを目的としている.以下に,これまでの主な研究成果を示す. 1. 汎用部品による試作 考案した並列プロセッサの有用性を実証するため,現有設備である論理設計CADシステムとプリント基板設計CADシステムにより,ビジュアルサーボVLSIの演算部について,汎用部品を用いてブレッドボードを設計した.また,このブレッドボードを試作するためには多層プリント配線板が必要となったため,多層プリント配線板を低コストで試作するシステムを独自に開発した.さらに,多チャンネルロジック信号発生器やロジックアナライザ等を用いて,試作した演算部の動作確認を行った結果,動的再構成という概念を導入した並列処理の有用性を確認できた.加えて,現有設備である5自由度ロボットマニピュレータとモノクロCCDカメラを用いてビジュアルサーボの実験を行うため,画像取り込みボードを新たに試作するとともに,システム開発用プラットフォームとしてのパソコン上でのシミュレーション環境を構築した.これにより,試作した回路を組み合わせた場合の制御実験結果と,パソコン上で処理した場合との比較を行うことを可能としている. 2. ソフトウェア開発システムの構築 試作したブレッドボードの汎用性を評価するため,ソフトウェア開発システムを構築した.この結果,従来構築してきたビットパラレル演算用のソフトウェア開発環境について,ビットシリアル演算による場合でも特別に複雑な処理を追加することなく,近似的に演算遅れ時間を最小化できることが明きらかとなった.
|
-
[Publications] 藤岡 与周: "多入力算術演算器の動的再構成に基づく知能ロボット制御用WSI規模並列プロセッサの構成法" 電子情報通信学会論文誌 D-1. J82-D-1 4(掲載決定). 1-10 (1999)
-
[Publications] 藤岡 与周: "大規模論理回路の短期間試作用低コスト多層プリント配線板開発システム" 八戸工業大学 情報システム工学研究所 紀要. 第11巻(掲載決定). (1999)
-
[Publications] 藤岡 与周: "PLAの動的再構成に基づくビジュアルフィールドバック制御用並列プロセッサの構成" 計測自動制御学会東北支部第175回研究集会資料. 175-8. 1-9 (1998)
-
[Publications] 藤岡 与周: "多入力積和演算器の再構成に基づくロボット制御用並列プロセッサシステム" 日本機械学会 ロボティクス・メカトロニクス講演会'98講演論文集. 2C III4-1. 1-2 (1998)
-
[Publications] Y.Fujioka: "Design of a Multiplier Based on the Dynamic Reconfiguration of Word-Length and the Functions of Multi-Operand Multiply-Addition" マウイ国際研究集会資料. 1-5 (1998)
-
[Publications] 藤岡 与周: "多入力積和・算術論理演算器の動的再構成に基づくステレオビジョン対応点探索用並列プロセッサの構成" 1999年電子情報通信学会総合大会講演論文集. (発表予定). (1999)