• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2006 Fiscal Year Annual Research Report

高位ハードウェア設計記述に対する等価性判定手法の研究

Research Project

Project/Area Number 16500030
Research InstitutionOsaka University

Principal Investigator

浜口 清治  大阪大学, 情報科学研究科, 助教授 (80238055)

Keywordsフォーマル検証 / 第一階述語論理 / 高位ハードウェア検証 / 充足可能性判定
Research Abstract

近年のハードウェア設計では,全設計工程中で設計検証の占める割合が増大し,60%-80%もの時間を要するようになっている.この問題を緩和するための一手法として,フォーマル検証の適用が始まっているが、フォーマル検証の手法の多くは,計算量の点で,レジスタ転送レベルやゲートレベルより高位の設計に直接的には適用できない.本研究では、C言語などで書かれた高位のハードウェア記述に対して,2つの記述の機能の等価性判定を行う手法を研究している.具体的には,記述中にあらわれる算術演算や機能ブロックを,第1階述語論理における関数記号や述語記号によって表現し,意味を解釈せずに記号のまま処理することにより,効率化を図る.
この手法の問題は,2つの記述が極めて似通っていなければ等価と判定することができないという点である.これを補うため,本研究では,同値制約のもとでの等価性判定アルゴリズムの検討と実装を行ってきている.この同値制約は,(x>1⇔x-1>0)といった形の規則であり,等価とみなすべきパターンを与えるために用いる.本年度は昨年度に引き続き,コンフリクト解析と呼ばれる手法の改良を行うと同時に,同値制約の処理の拡張を行って,これまで本研究の枠組みでは取り扱うことができなかった結合法則なども扱う事も可能とした.
前年度までに開発してきたプログラムに,上記のような改良を加えることにより,より大きな規模の設計に対する実験が可能となり,PARCORフィルタ,ADPCMフィルタ,フーリエ変換処理,平方根計算のプログラムに対する等価性判定に適用を試みた.その結果,加算減算のみで構成された設計の場合には,従来のブール函数レベルでの等価性判定手法の方が有効であるが,乗算等より複雑な演算(非線形の演算)を含む場合には,本研究のアプローチにより,1-2桁程度高速,あるいは従来の手法では計算量的に判定困難であるような規模でも判定が可能となった.

  • Research Products

    (1 results)

All 2006

All Journal Article (1 results)

  • [Journal Article] Satisfiability Checking under Equivalence Constraints for a Decidable Subclass of First-Order Logic2006

    • Author(s)
      Hiroaki Kozawa, Kiyoharu Hamaguchi, Toshinobu Kashiwabara
    • Journal Title

      Proceedings of the 13th Workshop on Synthesis And System Integration of Mixed Information technologies 13

      Pages: 363-368

URL: 

Published: 2008-05-08   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi