• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2004 Fiscal Year Annual Research Report

マルチフォールトモデルを対象としたLSIのテストに関する研究

Research Project

Project/Area Number 16500036
Research InstitutionKyushu Institute of Technology

Principal Investigator

梶原 誠司  九州工業大学, 情報工学部, 教授 (80252592)

Co-Investigator(Kenkyū-buntansha) 温 暁青  九州工業大学, 情報工学研究科, 助教授 (20250897)
KeywordsLSIの設計とテスト / 論理回路 / テストパターン生成 / 故障診断 / 故障シミュレーション / X故障モデル / N回検出テスト / ブリッジ故障
Research Abstract

本研究では,論理LSIにおいて,異なるモデルで表現される複数のタイプの欠陥をテストするため,縮退故障のN回検出テストによる新しいテスト生成手法及び故障診断手法について研究を行った.平成16年度は,まず,縮退故障検出用に生成されたテストパターンのブリッジ故障検出に対する有効性について,N回検出テストのテストパターン数とブリッジ故障検出率の関係を実験的に究明した.テスト圧縮は1回検出テストのブリッジ故障検出能力を高めるために有効であるが,圧縮を強力に行うと,テストパターン数削減の弊害により,ブリッジ故障検出率が低下することを確かめた.また,N回検出テストのテスト生成手法として,与えられた縮退故障のN回検出テストパターンをブリッジ故障検出能力の高いテストパターンに変更する手法を開発した.その手法では,与えられたパターンに含まれるドントケアビットを識別し,ドントケアビットにブリッジ故障を検出する値を割り当てる手順を用いた.N回検出テストパターンは,ブリッジ故障検出に有用であるが,開発した手法により,その効果をより高めることに成功した.
さらに,故障がある回路の故障位置指摘手法として,X故障モデルを用いたper-test故障診断手法を開発した.X故障モデルは,縮退故障のみならず,ブリッジ故障やオープン故障など,複雑な論理動作を生じる欠陥を包括しており,汎用的な故障モデルである.本研究では,複数の不定値を扱うために,X挿入,X伝搬,X分解といった処理を伴う故障シミュレーション手法を開発し,その故障シミュレータをもとに,様々な故障モデルに対しても正確な診断が可能な故障診断法を確立した.提案手法は,故障シミュレーションの計算時間が多大なため,その削減法が今後の課題としてあげられる.

  • Research Products

    (6 results)

All 2005 2004

All Journal Article (6 results)

  • [Journal Article] Test compression for scan circuits using scan polarity adjustment and pinpoint test relaxation2005

    • Author(s)
      Y.Doi, S.Kajihara, X.Wen, L.Li, K.Chakrabarty
    • Journal Title

      Proceedings of Asia and South Pacific Design Automation Conference

      Pages: 59-64

  • [Journal Article] Efficient Space/Time Compression to Reduce Test Data Volume and Testing Time for IP Cores2005

    • Author(s)
      L.Li, K.Chakrabarty, S.Kajihara, S.Swaminathan
    • Journal Title

      Proceedings of International Conference on VLSI Design

      Pages: 53-58

  • [Journal Article] Scan Tree Design : Test compression with Test Vector Modification2004

    • Author(s)
      Kohei Miyase, Seiji Kjihara
    • Journal Title

      情報処理学会論文誌 Vol.44 No.5

      Pages: 1270-1278

  • [Journal Article] Enhanced 3-valued logic/fault simulation for full scan circuits using implicit logic values2004

    • Author(s)
      Seiji Kajihara, Kewal K.Saluja, Sudhakar M.Reddy
    • Journal Title

      Proceedings of 9^<th> IEEE European Test Symposium

      Pages: 108-113

  • [Journal Article] On Per-Test Fault Diagnosis Using the X-Fault Model2004

    • Author(s)
      X.Wen, T.Miyoshi, S.Kajihara, L.T.Wang, K.K.Saluja, K.Kinoshita
    • Journal Title

      Proceedings of Int'l Conf.on Computer-Aided Design

      Pages: 633-640

  • [Journal Article] Multiple Scan Tree Design with Test Vector Modification2004

    • Author(s)
      Kohei Miyase, Seiji Kajihara, Sudhakar M.Reddy
    • Journal Title

      Proceedings of Asian Test Symposium

      Pages: 76-81

URL: 

Published: 2006-07-12   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi