• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2019 Fiscal Year Final Research Report

Verification of a clocking scheme that enables operation based on typical-case delays

Research Project

  • PDF
Project/Area Number 16H02797
Research Category

Grant-in-Aid for Scientific Research (B)

Allocation TypeSingle-year Grants
Section一般
Research Field Computer system
Research InstitutionNational Institute of Informatics

Principal Investigator

GOSHIMA Masahiro  国立情報学研究所, アーキテクチャ科学研究系, 教授 (90283639)

Co-Investigator(Kenkyū-buntansha) 塩谷 亮太  東京大学, 情報理工学系研究科, 准教授 (10619191)
Project Period (FY) 2016-04-01 – 2019-03-31
Keywordsディジタル回路 / 二相ラッチ / タイミング故障検出 / クロッキング / 製造ばらつき / 半導体
Outline of Final Research Achievements

As the feature size of semiconductor manufacturing is decreased, random variation in the delays of the circuit elements is becoming dominant. To tackle this problem, we have proposed a clocking scheme that enables dynamic time borrowing. In this scheme, if the delay of a stage overruns the cycle time, the overtime can be carried over to the next stage. As a result, the random variation in the delays of the elements is averaged by the Law of Large Numbers, and operations based on (a clock period derived by) the typical-case delays is realized. In this research, we mainly developed a tool to apply this scheme, and a RISC-V processor implemented in a programmable device.

Free Research Field

コンピュータ アーキテクチャ

Academic Significance and Societal Importance of the Research Achievements

半導体の指数関数的な性能向上を支えてきたムーアの法則の終焉が囁かれている一方で,その科学的な根拠であるデナード・スケーリングは,今世紀の初めには既に終焉を迎えた.その原因の一つには,半導体製造プロセスの微細化に伴い,素子遅延のランダムなばらつきが支配的となっていることが挙げられる.これは,素子のサイズが原子のサイズに近づいたためで,半導体技術のみによって解決することは本質的に難しい.提案のクロッキング方式は,回路とアーキテクチャ技術によってこのランダムばらつきの問題に対処するものである.

URL: 

Published: 2021-02-19  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi