• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2010 Fiscal Year Annual Research Report

MOS集積回路によるフェールセーフ・ウインドウコンパレータ/ANDゲートの開発

Research Project

Project/Area Number 20310093
Research InstitutionNagaoka University of Technology

Principal Investigator

平尾 裕司  長岡技術科学大学, 技術経営研究科, 教授 (90426007)

Co-Investigator(Kenkyū-buntansha) 蓬原 弘一  長岡技術科学大学, 名誉教授 (70377216)
坂井 正善  長岡技術科学大学, 技術経営研究科, 実務家教授 (50516010)
杉本 旭  明治大学, 理工学部, 教授 (90347667)
福田 隆文  長岡技術科学大学, 技術経営研究科, 教授 (80208959)
木村 哲也  長岡技術科学大学, 技術経営研究科, 准教授 (70273802)
Keywordsフェールセーフ / AND回路 / 安全
Research Abstract

安全を確保するには、安全な状態を常に監視し異常時には装置出力を安全な状態に固定する安全コンポーネントが必要である。このような安全コンポーネントをMOS集積回路で実現することを目的とした開発に取り組み、以下のような成果を得た。
(1)フェールセーフ4入力AND回路の試作
C-MOS回路をフェールセーフ回路に適用した場合に問題となる故障時の発振に対して対策を行い、プリント板上の小型トランスとから成るAND回路を考案、試作し、その回路の有効性を確認した。
(2)1Wフェールセーフリレードライバ回路の試作
上記フェールセーフAND回路構成法を拡張し、回路の構成要素に故障が生じても不正な出力はしない1Wの高出力フェールセーフリレードライバー回路を試作した。リレーの接点溶着の安全対策として、2つのリレーのうち常に特定のリレーを他方のリレーよりも、メーク接点を構成時には遅く、メーク接点解放時には早くすることで特定のリレーのメーク接点に故障が生じても他方のリレーで確実に遮断可能とする。

  • Research Products

    (2 results)

All 2011

All Journal Article (2 results) (of which Peer Reviewed: 1 results)

  • [Journal Article] Low-speed Detection by a Fail-safe Counter2011

    • Author(s)
      Sansak Deeon, Yuji Hirao
    • Journal Title

      電子情報通信学会技術報告

      Volume: SSS2010-27 Pages: 1-4

  • [Journal Article] A Fail-safe Counter and its Application to Low-speed Detection2011

    • Author(s)
      Sansak Deeon, Yuji Hirao, Koichi Futsuhara
    • Journal Title

      日本信頼性学会誌

      Volume: Vol.33 No.3 Pages: 135-144

    • Peer Reviewed

URL: 

Published: 2012-07-19  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi