• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2022 Fiscal Year Research-status Report

Reutilization of scan test design for transistor performance degradation diagnosis

Research Project

Project/Area Number 21K17723
Research InstitutionWaseda University

Principal Investigator

西澤 真一  早稲田大学, 理工学術院(情報生産システム研究科・センター), 講師(任期付) (40757522)

Project Period (FY) 2021-04-01 – 2024-03-31
Keywords集積回路 / フリップフロップ / 記憶保持特性 / NBTI / モニター回路
Outline of Annual Research Achievements

フリップフロップの記憶特性を利用してトランジスタ特性劣化量の推定を行う.昨年の報告の通り,フリップフロップの記憶保持特性の実測結果がシミュレーションの結果とは異なる課題の解決に取り組んでいる.ランダムばらつきの影響が記憶保持特性の実測結果に与える影響を適切に排除できていない可能性があり,ランダムばらつきの影響を除去する方法について検討を行っている.一般的なランダムばらつきの除去には平均化(大数の法則の利用)があるが,記憶保持特性の評価ではその平均値の算出の妥当な定義が必要であり,シミュレーションによるトランジスタ特性劣化量を模擬した環境の中で,妥当な平均化処理の方法について検討を行っている.
また研究代表者が所属を変えた結果トランジスタ特性劣化の評価環境の再構築が必要となり,スペースの確保はしたものの電源容量が足りず,測定室の電源工事を実施する手続きを行っている.また既存のLSIテスタでは繰り返し処理の自動化が困難であるため,Robotic Process AutomationとしてAppiumを導入し測定を加速する予定を立てている.
一方でフリップフロップの遅延特性をシミュレーションにて評価する環境については構築が進んでおり,評価環境を「キャラクタライザ」と呼ばれるEDAとしてパッケージング化を行うことができた.こちらはトランジスタ特性劣化量診断に限らず広く利用する事が可能であり,オープンソースEDAとして論文誌としてまとめ広報を行い,また複数の機関から利用について問い合わせを受け利用して頂いている.

Current Status of Research Progress
Current Status of Research Progress

4: Progress in research has been delayed.

Reason

昨年の報告の通り,フリップフロップの記憶保持特性の実測結果がシミュレーションの結果とは異なる課題がある.ランダムばらつきの影響が記憶保持特性の実測結果に与える影響を適切に排除できていない可能性があり,ランダムばらつきの影響を除去する方法について検討を行っている.
また研究代表者が所属を変えた結果トランジスタ特性劣化の評価環境の再構築が必要となり,スペースの確保はしたものの,電源容量が足りず測定室の電源工事を実施する手続きを行っている.

Strategy for Future Research Activity

引き続き,シミュレーションの結果と実測結果の相違について検討を行う.フリップフロップの記憶保持特性としてこれまでは電源を徐々に下げていき記憶保持失敗となる条件から劣化量の診断を行っていたが,別の選択肢,例えば電源起動時のフリップフロップの初期値の分布から特性診断を行う手法などについて検討を行う.
測定室の電源工事が終わり次第,測定装置を再稼働させトランジスタ特性劣化の加速試験を実施する予定である.既存のLSIテスタでは繰り返し処理の自動化が困難であるため,Robotic Process AutomationとしてAppiumを導入し測定を加速する.

Causes of Carryover

研究の進捗が芳しくない事と,コロナ禍による国内・国外出張の機会が減少したため,予算を繰り越し次年度に利用する事とした.

  • Research Products

    (3 results)

All 2023 2022

All Journal Article (1 results) (of which Peer Reviewed: 1 results) Presentation (2 results) (of which Int'l Joint Research: 1 results,  Invited: 1 results)

  • [Journal Article] libretto: An Open Cell Timing Characterizer for Open Source VLSI Design2022

    • Author(s)
      Shinichi Nishizawa, Toru Nakura
    • Journal Title

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      Volume: - Pages: -

    • Peer Reviewed
  • [Presentation] ハードウェア設計のオープンソース化に向けたライブラリキャラクタライザの開発2023

    • Author(s)
      西澤真一、名倉徹
    • Organizer
      IEICE総合大会シンポジウム
    • Invited
  • [Presentation] Library characterizer for open-source VLSI design2022

    • Author(s)
      Shinichi Nishizawa, Toru Nakura
    • Organizer
      The Workshop on Open-Source EDA Technology (WOSET)
    • Int'l Joint Research

URL: 

Published: 2023-12-25  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi