• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2023 Fiscal Year Research-status Report

高精度と高性能を両立するオーバークロッキング近似計算回路の高位合成

Research Project

Project/Area Number 21K19776
Research InstitutionRitsumeikan University

Principal Investigator

冨山 宏之  立命館大学, 理工学部, 教授 (80362292)

Project Period (FY) 2021-07-09 – 2025-03-31
Keywords近似計算 / 高位合成 / 設計自動化
Outline of Annual Research Achievements

本研究の目的は、性能と計算精度を高い次元で柔軟にトレードオフすることが可能なオーバークロッキング近似計算回路の高位合成技術を開発することである。
1年目の2021年度は、オーバークロッキング近似計算回路の計算誤差を最小化することを目的として、既存の高位合成技術を再評価した。また、FPGAを対象としてオーバークロッキング可能な乗算器を開発した。2年目の2022年度は、演算のマルチサイクリングとチェイニングを組み合わせる新しい高位合成スケジューリング手法を開発した。また、FPGAを対象として、オーバークロッキング可能な近似加算器を開発した。
3年目の2023年度は、1~2年目の成果を踏まえ、高位合成の事例研究、ならびに、FPGA向け高速な乗算器の開発を行った。その結果、以下の成果が得られた。
(a) 高位合成の事例研究の題材として、AES暗号化回路を用いた。高位合成により、最大動作クロック周波数が異なる複数のAES回路を設計した。設計した回路に対して、典型的な評価指標である性能、面積、消費電力に加え、サイドチャネル攻撃耐性を評価した。これにより、クロック周波数とサイドチャネル攻撃耐性の相関を解析した。
(b) 1年目に開発したFPGA向け近似乗算器に着想を得て、計算誤差がなく高速に計算する乗算器を開発した。
これらの成果は、1編の査読付き国際ジャーナル論文、5編の査読付き国際会議論文、3編の国内学会論文として公表した。さらに、もう1編、査読付き国際ジャーナルに採録が決定している。

Current Status of Research Progress
Current Status of Research Progress

2: Research has progressed on the whole more than it was originally planned.

Reason

本研究の主眼はオーバークロッキング近似計算回路の高位合成である。当初の計画通り、2年目の2022年度に、オーバークロッキング、マルチサイクリング、および、チェイニングの3つの技術を組み合わせることで、時間制約と資源制約のもとで出力誤差を最小化する新しい高位合成手法を開発した。3年目も、当初の計画通り、高位合成の設計事例研究を行うと同時に、ハードウェアセキュリティ分野などへの新しい展開を進めた。
国内学会、国際会議、および、論文誌での発表実績も順調に積み重ねている。

Strategy for Future Research Activity

当初の計画では、本研究は2021年度から2023年度の3年間で実施する計画であった。しかしながら、(a)一定の成果が得られてはいるものの、2023年度内で論文発表にまで至らなかった研究や、(b)当初の研究計画には含まれていなかったが、研究の過程において新たな着想を得て、発展しつつある研究などがあり、これらを完成させるために研究期間を1年延長した。完成に向けて丁寧に研究を進め、2024年度内に成果を発信する。

Causes of Carryover

「今後の研究の推進方策」で記載したように、一定の成果が得られてはいるものの、2023年度内で論文発表にまで至らなかった研究が一部存在し、論文発表のための旅費や論文掲載料などが未執行となった。研究期間を1年延長し、より精緻に研究を進めるための人件費、論文発表のための旅費や論文掲載料として執行する計画である。

  • Research Products

    (10 results)

All 2024 2023 Other

All Journal Article (1 results) (of which Peer Reviewed: 1 results,  Open Access: 1 results) Presentation (8 results) (of which Int'l Joint Research: 5 results) Remarks (1 results)

  • [Journal Article] Empirical Analysis of Power Side-Channel Leakage of High-Level Synthesis Designed AES Circuits2023

    • Author(s)
      Takumi Mizuno, Hiroki Nishikawa, Xiangbo Kong, Hiroyuki Tomiyama
    • Journal Title

      International Journal of Reconfigurable and Embedded Systems

      Volume: 12 Pages: 305-319

    • DOI

      10.11591/ijres.v12.i3.pp305-319

    • Peer Reviewed / Open Access
  • [Presentation] Impacts of Clock Frequency and Sampling Intervals on Power Side-Channel Leakage of AES Circuits2024

    • Author(s)
      Yuto Miura, Hiroki Nishikawa, Xiangbo Kong, Hiroyuki Tomiyama
    • Organizer
      International Conference on Electronics, Information, and Communication
    • Int'l Joint Research
  • [Presentation] Fast 32-bit and 48-bit Multipliers for FPGA2024

    • Author(s)
      Wakana Ohashi, Aoi Yamaguchi, Hiroki Nishikawa, Hiroyuki Tomiyama
    • Organizer
      International Conference on Electronics, Information, and Communication
    • Int'l Joint Research
  • [Presentation] RTOS利用システムのフルハードウェア化における状態レジスタの最適化による回路規模削減2024

    • Author(s)
      三上啓, 石浦菜岐佐, 冨山宏之, 神原弘之
    • Organizer
      電子情報通信学会VLD/RECONF研究会
  • [Presentation] Automatic Generation of Management Module for Full Hardware Implementation of RTOS-Based Systems2023

    • Author(s)
      Hiro Minamiguchi, Nagisa Ishiura, Hiroyuki Tomiyama, Hiroyuki Kanbara
    • Organizer
      International Technical Conference on Circuits/Systems, Computers, and Communications
    • Int'l Joint Research
  • [Presentation] Design and Evaluation of AES Encryption Circuits with Various S-Box Implementations2023

    • Author(s)
      Taosong Zhao, Hiroki Nishikawa, Xiangbo Kong, Hiroyuki Tomiyama
    • Organizer
      International Symposium on Advanced Technologies and Applications in the Internet of Things
    • Int'l Joint Research
  • [Presentation] Simulation-based Analysis of Power Side-Channel Leakage at Different Sampling Intervals2023

    • Author(s)
      Yuto Miura, Hiroki Nishikawa, Xiangbo Kong, Hiroyuki Tomiyama
    • Organizer
      International Workshop on Advances in Networking and Computing
    • Int'l Joint Research
  • [Presentation] FPGAを対象とした高速な32ビットおよび48ビットの乗算器2023

    • Author(s)
      大橋和奏, 山口葵生, 西川広記, 冨山宏之
    • Organizer
      情報処理学会組込みシステム研究会
  • [Presentation] 電力のサンプリング間隔がAES回路のサイドチャネルリーク量に与える影響の評価2023

    • Author(s)
      三浦佑斗, 西川広記, 孔祥博, 冨山宏之
    • Organizer
      情報処理学会組込みシステム研究会
  • [Remarks] 立命館大学 システムレベル設計方法論研究室

    • URL

      https://www-ja.tomiyama-lab.org/

URL: 

Published: 2024-12-25  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi