• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2013 Fiscal Year Annual Research Report

プログラマビリティと最大性能を両立するデータ並列プロセッサの開発

Research Project

Project/Area Number 23300013
Research InstitutionNational Institute of Informatics

Principal Investigator

五島 正裕  国立情報学研究所, アーキテクチャ科学研究系, 特任教授 (90283639)

Co-Investigator(Kenkyū-buntansha) 塩谷 亮太  名古屋大学, 工学(系)研究科(研究院), 助教 (10619191)
坂井 修一  東京大学, 情報理工学(系)研究科, 教授 (50291290)
Project Period (FY) 2011-04-01 – 2015-03-31
Keywords計算機アーキテクチャ
Outline of Annual Research Achievements

現在,データ並列処理を指向するプロセッサにおいては,高い最大性能を達成するためにSIMD (Single-Instruction/Multiple-Data stream) が重要な役割を果たしている.しかしSIMDは,プログラマビリティの点で問題があり,ますます複雑化するアプリケーションの要求に応えられなくなってきている.そこで本研究では,SIMDプロセッサに匹敵する最大性能と汎用(スーパスカラ)プロセッサに匹敵するプログラマビリティを両立するデータ並列プロセッサの開発を目指す.本研究課題では,「プログラマビリティと最大性能を両立するベクトル・アーキテクチャの研究」(基盤研究(B),H20~22年度)の成果を受けて継続・発展させるものである.先行課題では,主にシミュレーションによる提案技術の性能評価とレイアウト設計による回路面積の評価を行った.本研究課題では以下を行った:
1. 先行研究で行ったレイアウト設計による回路評価を継続して行う.
2. System Verilogを用いて,提案技術をすべて組み込んだプロセッサを設計する.
3. 得られた設計を FPGAに実装する.
4. LSI 試作により,有効性を検証する.

Research Progress Status

26年度が最終年度であるため、記入しない。

Strategy for Future Research Activity

26年度が最終年度であるため、記入しない。

  • Research Products

    (7 results)

All 2015 2014 2012

All Journal Article (1 results) (of which Peer Reviewed: 1 results,  Acknowledgement Compliant: 1 results) Presentation (5 results) Patent(Industrial Property Rights) (1 results)

  • [Journal Article] Address Order Violation Detection with Parallel Counting Bloom Filters2015

    • Author(s)
      Naruki Kurata, Ryota Shioya, Masahiro Goshima, Shuichi Sakai
    • Journal Title

      IEICE Trans. on Information and Systems

      Volume: 印刷中 Pages: 印刷中

    • Peer Reviewed / Acknowledgement Compliant
  • [Presentation] A Front-end Execution Architecture for High Energy Effciency2014

    • Author(s)
      Ryota Shioya, Masahiro Goshima, Hideki Ando
    • Organizer
      47th Annual IEEE/ACM Int'l Symp. on Microarchitecture (MICRO)
    • Place of Presentation
      Cambridge, UK
    • Year and Date
      2014-12-13 – 2014-12-17
  • [Presentation] ブルーム・フィルタを用いたメモリ・アクセス順序違反検出機構の評価2014

    • Author(s)
      倉田 成己, 塩谷 亮太, 五島 正裕, 坂井 修一
    • Organizer
      情報処理学会アーキテクチャ研究会
    • Place of Presentation
      小樽経済センター, 小樽市
    • Year and Date
      2014-12-09 – 2014-12-10
  • [Presentation] ブルーム・フィルタを用いたメモリ・アクセス順序違反検出2014

    • Author(s)
      倉田 成己, 塩谷 亮太, 五島 正裕, 坂井 修一
    • Organizer
      情報処理学会アーキテクチャ研究会
    • Place of Presentation
      ホテルニューツルタ, 別府市
    • Year and Date
      2014-10-06 – 2014-10-07
  • [Presentation] 既存アーキテクチャのシミュレーション結果を用いる汎用シミュレーションポイント検出手法2014

    • Author(s)
      福田 隆, 倉田 成己, 五島 正裕, 坂井 修一
    • Organizer
      情報処理学会アーキテクチャ研究会
    • Place of Presentation
      朱鷺メッセ新潟コンベンションセンター, 新潟市
    • Year and Date
      2014-07-28 – 2014-07-28
  • [Presentation] SRAM with Crystalline Oxide Semiconductor Transistors: Leakage Power Reduction Technique for Microprocessor Caches2014

    • Author(s)
      Takahiko Ishizu, et al.
    • Organizer
      IEEE Int'l Memory Workshop
    • Place of Presentation
      Taipei, Taiwan
    • Year and Date
      2014-05-18 – 2014-05-18
  • [Patent(Industrial Property Rights)] 半導体集積回路2012

    • Inventor(s)
      塩谷 亮太, 五島 正裕
    • Industrial Property Rights Holder
      塩谷 亮太, 五島 正裕
    • Industrial Property Rights Type
      特許
    • Industrial Property Number
      第5589169号
    • Filing Date
      2012-10-03
    • Acquisition Date
      2014-08-08

URL: 

Published: 2016-06-03  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi