• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2015 Fiscal Year Annual Research Report

細粒度PSU/ALUカスケーディング制御を行うメニーコア向けプロセッサコアの研究

Research Project

Project/Area Number 25330060
Research InstitutionNagoya University

Principal Investigator

嶋田 創  名古屋大学, 情報基盤センター, 准教授 (60377851)

Co-Investigator(Kenkyū-buntansha) 小林 良太郎  豊橋技術科学大学, 工学(系)研究科(研究院), 講師 (40324454)
Project Period (FY) 2013-04-01 – 2016-03-31
Keywordsプロセッサアーキテクチャ / 低電力アーキテクチャ / 高回路面積効率アーキテクチャ
Outline of Annual Research Achievements

平成27年度は、シミュレーションによる予備評価で得られた知見をもとに設計した細粒度PSU/ALUカスケーディングを行うプロセッサのチップ試作を行い、実チップによる電力評価と性能評価を行い、電力効率の向上を評価する予定であった。しかしながら、確実な動作が見込めるチップの設計が完了しなかったため、チップ試作は取りやめることとした。代替の研究として、実行ステージにおけるカスケーディングのためのデータパス複雑さ増大を抑えるため、実行ステージのカスケーディング用データパスを制限し、デコードステージにおいて命令を並び替えることで、カスケーディングの問題の1つである、実行ステージのデータパスの複雑さを軽減した。この内容について1件研究発表を行った。
提案するプロセッサコアの他の要素の消費電力削減の試みとして、分岐先バッファ(BTB)の消費電力削減を2種類実施した。1つ目の手法はBTBの不要なアクセスをフィルタするものであり、2つ目の手法はBTBを命令キャッシュと統合することによるタグ削減を含む回路の簡略化によるものである。この内容について2件の雑誌論文発表を行った。
また、新たに派生した低消費電力アーキテクチャ研究としては、イーサネットの物理層における消費電力削減を実施し、IOT方面へのアーキテクチャによる消費電力削減という応用への新たな出口を模索した。この内容について1件研究発表を行った。

  • Research Products

    (5 results)

All 2016 2015 Other

All Journal Article (2 results) (of which Peer Reviewed: 2 results,  Acknowledgement Compliant: 2 results) Presentation (2 results) Remarks (1 results)

  • [Journal Article] Energy Reduction of BTB by focusing on Number of Branches per Cache Line2016

    • Author(s)
      Ryotaro Kobayashi, Kaoru Saito, and Hajime Shimada
    • Journal Title

      IPSJ Journal of Information Processing

      Volume: Vol. 24, No. 3 Pages: TBA

    • Peer Reviewed / Acknowledgement Compliant
  • [Journal Article] BTB Energy Reduction by Focusing on Useless Accesses2015

    • Author(s)
      Yoshio Shimomura, Hiroki Yamamoto, Hayato Usui, Ryotaro Kobayashi, and Hajime Shimada
    • Journal Title

      IEICE Transactions on Electronics

      Volume: Vol. E98-C, No. 7 Pages: 569-579

    • Peer Reviewed / Acknowledgement Compliant
  • [Presentation] パス限定ALUカスケーディングのための命令並び替えの設計と評価2016

    • Author(s)
      鈴木杏理, 嶋田創, 小林良太郎
    • Organizer
      情報処理学会全国大会, 6G-06
    • Place of Presentation
      神奈川県横浜市
    • Year and Date
      2016-03-10 – 2016-03-12
  • [Presentation] アプリケーション主導のリンク速度調整による有線イーサネット消費電力量削減2015

    • Author(s)
      吉田慎吾, 嶋田創, 山口由紀子, 高倉弘喜
    • Organizer
      情報処理学会研究報告, Vol. 2015-IOT-29, No. 7, pp. 1-8,
    • Place of Presentation
      大分県別府市
    • Year and Date
      2015-05-21 – 2015-05-22
  • [Remarks] 計算機アーキテクチャ関係の研究

    • URL

      http://www.net.itc.nagoya-u.ac.jp/member/shimada/researches/architecture.html

URL: 

Published: 2017-01-06  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi