### 科学研究費助成事業

研究成果報告書

| 機関番号: 14301                                             |
|---------------------------------------------------------|
| 研究種目: 基盤研究(A)(一般)                                       |
| 研究期間: 2016 ~ 2019                                       |
| 課題番号: 16H01713                                          |
| 研究課題名(和文)自律的に最小エネルギー動作を実現する集積回路設計技術                     |
|                                                         |
| 研究課題名(英文)LSI Design Method for Minimum Energy Operation |
| 研究代表者                                                   |
| 小野寺 秀俊(Onodera, Hidetoshi)                              |
|                                                         |
| 京都大学・情報学研究科・教授                                          |
|                                                         |
|                                                         |
| 研究者番号:80160927                                          |
|                                                         |

交付決定額(研究期間全体):(直接経費) 31,900,000 円

研究成果の概要(和文):必要とされる動作速度が与えられた場合に、トランジスタ特性や回路の動作環境を自 己診断し、所定の動作速度を満足しつつ消費するエネルギーが最小となる電源電圧と閾値電圧を求める方法を開 発した。試作した32bitプロセッサを用いた実測により、幅広い動作速度の要求や動作環境の変化に対して、最 小エネルギー動作から5%以内のエネルギー損失で回路を動作させることを確認した。また、PNウエル電圧を強 立に制御可能なDLL型の基板電圧生成回路を開発し、最小エネルギー動作が自律的に達成できることを実チップ で確認した。

研究成果の学術的意義や社会的意義 集積回路内のトランジスタは、加わる電圧により強反転状態と弱反転状態に大別される。従来、最小エネルギー 動作を与える電源電圧としきい値電圧の値は、動作領域ごとに別々に求められてきた。本研究では、動作状態に よらずに閉形式の形で求めることに成功した。これにより、動作電圧や環境が大きく変動する状況においても、 集積回路が最小エネルギで動作するように電源電圧やしきい値電圧を連続して調節することが可能となった。本 技術により、所定の動作速度を達成しつつ最小の消費エネルギーで回路を動作させる事が可能となった点に大き な社会的意義がある。

研究成果の概要(英文):We have developed a method for deriving a set of supply voltage and threshold voltage that enables the circuit to operate at the minimum energy consumption under a wide range of operating conditions and a specified delay constraint. We experimentally confirmed using a fabricated 32-bit processor that the derived set of supply voltage and threshold voltage can operate the circuit with less than 5 % excess energy from the minimum energy consumption under a wide variety of delay constraints and operating conditions. We also developed a DLL-type body bias generator that generate P/N well-voltages independently so that the energy consumption becomes minimum, which was verified by fabricated test chips.

研究分野: 集積回路設計工学

キーワード: 最小エネルギー動作 低消費電力設計 低電圧動作 動的電圧制御 基板電圧制御

科研費による研究は、研究者の自覚と責任において実施するものです。そのため、研究の実施や研究成果の公表等に ついては、国の要請等に基づくものではなく、その研究成果に関する見解や責任は、研究者個人に帰属します。

### 1. 研究開発当初の背景

集積回路は各種 IT 機器の中核を担う基幹デバイスであり、その低消費電力化は喫緊の課題である。IoT 時代を向か えて IT 機器の消費電力が急増し、2025 年には全電力消費の 20 %にまで達するとの予想もある (グリーン IT 推進協 議会の試算)。低酸素化により持続可能な社会を実現する上でも、集積回路の低消費電力化は最優先で取り組むべき課 題のひとつである。

### 2. 研究の目的

集積回路の消費エネルギーと動作速度は、電源電圧 ( $V_{dd}$ ) だけでなくトランジスタのしきい値電圧 ( $V_{th}$ ) によっても 変化する。一定の動作速度となる動作点 ( $V_{dd} \ge V_{th}$  の組み合わせ) は無数に存在しており、各動作点での消費エネル ギーの値は様々である。これらの中で、所定の動作速度を達成し最も消費エネルギーの低い動作点を最小エネルギー 動作点 (MEP: Minimum Energy Point) と定義する。MEP は集積回路が所定の動作をする際の最適動作点であり、動 作温度や稼働率などにより変化する [1]。そこで、「MEP の変動に自律的に追従し、常に MEP で動作することにより 消費エネルギーを最小化する (MEPT: Minimum Energy Point Tracking)」という動作機構を提案する。所定の動作 速度を達成するための最小エネルギーが MEP であり、MEPT を実現する事により、所定の動作を最小エネルギーで 実現する事が達成される。MEPT 動作を行なわない場合と比較すると大幅な消費エネルギー削減が可能となる。

### **3.** 研究の方法

研究内容は、動作状態により変化する MEP を追従するアルゴリズムを明かにする問題 (MEP 探索技術) と、MEP 動作を実現するために V<sub>th</sub> や V<sub>dd</sub> をどのように調節するかという問題 (MEPT 動作機構) に分類できる。

MEPT 探索技術については、回路の動作状態 (動作余裕や稼働率と消費エネルギー) や動作環境 (プロセスばらつき や温度) の自己診断結果より、所定の動作速度や稼働率における最小エネルギー動作点 (MEP) を与える V<sub>dd</sub> と V<sub>th</sub> を 求める方法を明かにする。MEPT 動作機構については、基板バイアス電圧の調節により V<sub>th</sub> を制御して自律的に MEP を追従するための基板バイアス電圧生成回路を開発する。

### 4. 研究成果

先に述べたように、本課題は、MEP 探索技術と MEPT 動作機構の開発に大別できる。そこで、それぞれの課題ごとに研究成果を説明する。

(1) MEP を実現する V<sub>dd</sub> と V<sub>th</sub> の決定手法

### ① 回路の最小エネルギー動作

回路の動作エネルギー (1 クロックサイクルあたりに消費されるエネルギー) と動作速度は、 $V_{dd} \geq V_{th}$  により大き く変化する。図 1 に遅延等高線,エネルギー等高線,MEP の軌跡の一例を示す。65-nm SOTB プロセスを想定し、50 段 ファンアウト 4 (FO4) インバータチェインの回路シミュレーションにより求めた。青い線、 黒い点線、 赤い破線 はそれぞれ遅延等高線、エネルギー等高線、 MEP を表す。遅延等高線は概ね直線状になり、 エネルギー等高線は年 輪状に広がる。MEP は遅延等高線とエネルギー等高線の接点となる。

### ② MEP を実現する V<sub>dd</sub> と V<sub>th</sub> の追跡

MEP は、要求される遅延制約により変化するが、回路の活性化率や動作温度によっても変化する。そこで、動作速度や回路動作環境の変化に合わせて、MEP を追跡する手法を開発した。開発手法は、遅延追跡モード(図 2)と MEP 追従モード(図 3)の2段階で MEP を追跡する。遅延追跡モードは、要求動作速度が変化した場合を想定している。要求速度を満足する動作状態("LUT")にLUT等の情報に基づき移動した後、モニタ等により取得した"LUT"状態における実遅延 $D_{\text{LUT}}$ 、温度T、動的消費エネルギー $E_{\text{d}}$ 、静的消費エネルギー $E_{\text{s}}$ の値から、 $V_{\text{dd}} \geq V_{\text{th}}$ を以下の式に従い調節し、MEP 動作を実現する。MEP 追従モードにおいても、同様である。

$$V_{\rm dd,MEP} = f(D)(V_{\rm th,MEP} - V_{\rm th,D}) + V_{\rm dd,LUT}, \qquad (1)$$

$$V_{\rm th,MEP} = V_{\rm th,LUT} + V_0 \ln \left( \frac{r_{\rm LUT} D_{\rm MEP} V_{\rm dd,LUT}}{2f(D) V_0 D_{\rm LUT}} \right)$$
(2)

$$p = \left(\frac{D_{\rm LUT}}{D_{\rm MEP}}\right)^{\frac{1}{\alpha}} \ln\left(1 + e^{\frac{V_{\rm dd, LUT} - V_{\rm th, LUT}}{\alpha V_0}}\right)$$
(3)

$$V_{\rm th,D} = V_{\rm dd,LUT} - \alpha V_0 \ln[e^p - 1]$$

$$\tag{4}$$



図 1: 温度 25°C,活性化率 0.01 におけ る遅延等高線,エネルギー等高線,MEP.



図 4: 制御対象の 32-bit RISC プロ セッサ



図 2: 遅延追跡モードの動作



図 5: 遅延追跡モードの検証 (D<sub>MEP</sub> = 8.6 ns, T = 25 °C)



図 3: MEP 追従モードの動作



図 6: MEP 追従モードの検証 (D<sub>MEP</sub> = 12.5 ns, 温度 T が 25 °C から 75 °C に変化)

$$f(D) = \frac{V_{\rm dd,LUT}}{V_{\rm dd,LUT} - \frac{pV_0}{1 - e^{-p}}}$$

$$(5)$$

ここで、 $\alpha$  はフィッティング係数、 $V_0$  は MOSFET の理想係数 n と熱電圧  $v_t$  の積、 $r_{\text{LUT}}$  は  $(E_{\text{s}}/E_{\text{d}})_{\text{LUT}}$ である。

③ RISC プロセッサを用いた実証実験

開発した MEP 追跡手法に基づく MEP 動作実験を、65nm SOTB プロセスにて試作した 32-bit 4 段パイプラインの RISC プロセッサを用いて行なった。図 4 にプロセッサのチップ写真を示す。スタンダードセルによる 8-kB の I-SPM と 16-kB の D-SPM が搭載されており、幅広い電源電圧で動作する。プロセッサでは、離散コサイン変換を計算する プログラムを実行した。 $E_d \ge E_s$  は消費電流の実測値から求めた。測定系は恒温槽に入れて T を一定に保ち、実遅延 D は、最大動作周波数の測定値から求めた。図 5 に、遅延追跡モードでの動作の一例を示す。温度 T が 25 °C で目標 遅延時間  $D_{\text{MEP}}$  が 8.6 ns である。動作状態 LUT1 を初期値として、提案手法により動作点 Tracked MEP1 に到達し た。真の MEP 動作点 (Actual MEP1) と比べて、エネルギー消費量の増加は 0.81% であった。MEP 追従モードでの 動作の一例を図 6 に示す。目標遅延  $D_{\text{MEP}} = 12.5$  ns において、動作温度が 25 °C から 75 °C に変化した。元の温度 での動作点は init4 である。MEP 追従により、動作点 Tracked MEP4 に到着した。真の MEP 動作点 (Actual MEP4) と比べて、エネルギー消費量の増加は 0.79% であった。init4 と比べると、22%の消費エネルギーを削減する事ができ た。温度 0 °C から 75 °C まで、電源電圧 0.35 V から 0.85 V までの範囲において、様々な条件で MEP 動作の追跡 実験を行なった結果、MEP からの消費エネルギー増加量が最悪でも 5%の動作状態に追従できることを確認した。

### (2) P/N ウェル電圧を独立に制御可能な DLL 型基板電圧生成回路

### ① DLL 型基板電圧生成回路

集積回路が MEP 動作を行なうためには、要求される動作速度か動作環境に合わせてしきい値電圧 (V<sub>th</sub>) と電源電 圧 (V<sub>dd</sub>)を適切な値に調節する必要がある。ここで、V<sub>dd</sub>の調整はチップ外に設置する既存の DC-DC コンバータを利 用する。一方、V<sub>th</sub> はチップ内の要素ブロックごとに設定することも想定し、オンチップで基板バイアス電圧を発生 する基板電圧生成回路 (BBG:Body-Bias-Generator)を開発した。製造プロセスのばらつきにより、PMOS トランジ スタと NMOS トランジスタのしきい値電圧に不均衡が生じることがある。そのため、BBG では、P ウエル電圧と N ウエル電圧の独立制御が必要である。制御対象回路は標準セル方式で実装されることが殆どと考えられるため、BBG



図 7: BBG のブロック図

図 8: BBG の動作機構

図 9: しきい値電圧に敏感な遅延回路

においてもセルベース設計が望まれる。また、BBG 自体の消費エネルギーやチップ占有面積はできる限り削減する事が望まれる。そこで、標準セル方式の自動設計に適したディジタル回路を基本とした構成をとる Delay Locked Loop (DLL)型 BBG を開発した。

開発した BBG のブロック図を図7に示す。BBG は、ターゲットとなる回路のクリティカルパスレプリカ (CPR)、 位相周波数比較器 (PFD)、PMOS トランジスタと NMOS トランジスタのそれぞれのしきい値電圧に敏感な遅延回路、 遅延比較回路 (Cmparator)、制御回路、N ウェルと P ウェルそれぞれのドライバ回路から構成される。このうち、そ れぞれのしきい値電圧に敏感な遅延回路がプロセスモニタを構成しており、PMOS トランジスタと NMOS トランジ スタのしきい値電圧が均衡するように両ウェル電圧を独立に制御する。

本 BBG によるしきい値電圧の調整機構を図 8 に示す。横軸と縦軸は NMOS トランジスタと PMOS トランジスタ のしきい値電圧である。左下から右上への対角線近傍が、NMOS トランジスタと PMOS トランジスタのしきい値電 圧が均衡した領域である。この領域において、静的消費電力が最小となる。左上から右下への対角線が、動作速度が 等しい状態を表している。従って、MEP 動作の必要条件は、静的消費電力が最小となる領域において、所定の動作速 度で動作する事である。本 BBG は、まず、両トランジスタのしきい値電圧が均衡するように基板電圧を制御する。そ の後、しきい値電圧の均衡状態を保ちならが、クリティカルパスレプリカの遅延時間が所望の値となるように基板電 圧を調節する。図 9 にしきい値電圧に敏感な遅延回路の構造を示す。図 10 に両遅延回路の出力を比較する回路と、各 ウェルのドライバ回路を示す。

# ② テストチップによる実証実験

開発した BBG 回路を、標準セル方式のレイアウト設計環境により 65nm プロセスで設計し、試作した。図 11 にチッ プ写真を示す。BBG を含むテスト回路の面積は 0.13 mm<sup>2</sup> である。BBG 回路自体の面積は 0.0036 mm<sup>2</sup> であり、テ スト回路に占める割合は 2.7%となる。本 BBG は、同一チップに集積された 32-bit 4 段パイプラインの RISC-V プロ セッサ (面積 2.95 mm<sup>2</sup>)の基板電圧を制御する事もできる。なお、本プロセッサは、(1)③での実験に使用したものと 同一である。

図 12 に、 $V_{\text{DD}}$  0.6 V、クロック周波数  $f_{\text{in}}$  10 MHz における BBG 出力のステップ応答波形を示す。P ウェルと N ウェルに順方向バイアスが加わり、それぞれの最終値は 0.34 V と 0.31 V となった。90%の応答時間は約 10  $\mu$ s であ る。RISC-V プロセッサを制御対象として、基板バイアスを加えない場合と順方向に基板バイアスを加えた場合の最 大動作周波数を電源電圧に対して求めた結果を図 13 に示す。順方向基板バイアス印加により、 $V_{\text{DD}}$  0.7 V において、 最大動作周波数は 52%増加した。 $V_{\text{DD}}$  0.85 V での動作周波数を保ったまま、基板バイアス印加により  $V_{\text{DD}}$  0.7 V ま で電源電圧が削減できる。図 14 には、基板バイアス印加による消費エネルギ削減効果を動作周波数に対して求めた結 果を示す。150 MHz 動作動作の場合、基板バイアスを加えない状態から、18%の消費エネルギが削減された。図 15 に は、電源電圧  $V_{\text{DD}}$  0.6 V、温度 75 °C における等速度線と等リークエネルギー線の実測結果を示す。また、本 BBG により基板電圧を調節して到達した動作点を赤丸で示す。等速度線と等リークエネルギー線の接点付近に動作点が位 置しており、本 BBG により MEP 動作が実現されていることが確認できた。

表1に、今回の研究で開発したBBGと、これまで報告されている主要なBBGとの性能比較を示す。開発BBGは、 Pウェル電圧とNウェル電圧の独立制御が可能であり、かつ回路面積は最小であり、消費電力は最小値に近い。



### 参考文献

- A.K.M. Mahfuzul Islam and Hidetoshi Onodera, "Circuit Techniques for Device-Circuit Interaction toward Minimum Energy Operation," IPSJ Trans. SLDM, Vol. 12, pp. 2–12, 2019.
- [2] Kamae Norihiro, Akira Tsuchiya, and Hidetoshi Onodera, "A body bias generator with low supply voltage for within-die variability compensation," IEICE Trans. Fundamentals, Vol. 97, pp. 734–740, 2014.
- [3] A. Quelen, G. Pillonnet, P. Flatresse, E. Beigné, "A 2.5μW 0.0067 mm<sup>2</sup> automatic back-biasing compensation unit achieving 50% leakage reduction in FDSOI 28nm over 0.35-to-1V VDD range," 2018 ISSCC, pp. 304–306, 2018.
- [4] H. Okuhara, A.B. Ahmed, H. Amano, "Digitally Assisted On-Chip Body Bias Tuning Scheme for Ultra Low-Power VLSI Systems," IEEE Trans. Circuits and Systems I, Vol. 65, pp. 3241–3254, 2018.
- [5] M. Blagojevi, M. Cochet, B. Keller, P. Flatresse, A. Vladimirescu, B. Nikoli, "A fast, flexible, positive and negative adaptive body-bias generator in 28nm FDSOI," 2016 IEEE Symposium on VLSI Circuits, pp. 1-2, 2016.

|                    | this work                            | [2]                                  | [3]                                | [4]                                 | [5]                               |
|--------------------|--------------------------------------|--------------------------------------|------------------------------------|-------------------------------------|-----------------------------------|
| Process            | 65 nm FDSOI                          | 65 nm Bulk                           | 28 nm FDSOI                        | 65 nm FDSOI                         | 28 nm FDSOI                       |
| P/N skew           | yes                                  | yes                                  | no                                 | no                                  | no                                |
| Supply voltage     | 0.45 V-0.85 V                        | 0.5 V-1.2 V                          | 0.35 V-1.0 V                       | 0.35 V-0.65 V                       | 1.0 V.1.8 V                       |
| Extra power source | Not required                         | Not required                         | Required                           | Not required                        | Required                          |
| Output             | FBB                                  | FBB/RBB                              | FBB                                | FBB/RBB                             | FBB                               |
| Circuit area       | $0.0036 \text{ mm}^2$                | $0.0052 \text{ mm}^2$                | $0.0067 \text{ mm}^2$              | $0.096 \text{ mm}^2$                | $0.012 \text{ mm}^2$              |
| Power consumption  | $3.6 \ \mu W$                        | $600 \ \mu W$                        | $2.5 \ \mu W$                      | $6.56~\mu { m W}$                   | $10 \ \mu W$                      |
| response time      | $10 \ \mu s$                         | $2 \ \mu s$                          | $200 \ \mu s$                      | $74 \ \mu s$                        | 70 ns                             |
| (VDD, load area)   | $(0.6 \text{ V}, 0.13 \text{ mm}^2)$ | $(1.2 \text{ V}, 0.22 \text{ mm}^2)$ | $(0.45 \text{ V}, 2 \text{ mm}^2)$ | $(0.5 \text{ V}, 0.1 \text{ mm}^2)$ | $(1.8 \text{ V}, 1 \text{ mm}^2)$ |

### 表 1: BBG 性能のまとめと比較

### 5.主な発表論文等

# <u>〔雑誌論文〕 計5件(うち査読付論文 5件/うち国際共著 0件/うちオープンアクセス 5件)</u>

| 1.著者名<br>Islam A.K.M. Mahfuzul、Onodera Hidetoshi                                  | 4.巻<br>12 |
|-----------------------------------------------------------------------------------|-----------|
| 2. 論文標題                                                                           | 5 . 発行年   |
| Circuit Techniques for Device-Circuit Interaction toward Minimum Energy Operation | 2019年     |
| 3. 雑誌名                                                                            | 6.最初と最後の頁 |
| IPSJ Transactions on System LSI Design Methodology                                | 2 ~ 12    |
| 掲載論文のD01(デジタルオブジェクト識別子)                                                           | 査読の有無     |
| 10.2197/ipsjtsldm.12.2                                                            | 有         |
| 「オープンアクセス                                                                         | 国際共著      |
| オープンアクセスとしている(また、その予定である)                                                         | -         |

| 1.著者名<br>Shiomi Jun、Hokimoto Shu、Ishihara Tohru、Onodera Hidetoshi | 4 . 巻<br>14 |
|-------------------------------------------------------------------|-------------|
|                                                                   | 5.発行年       |
| Minimum Energy Point Tracking with All-Digital Un-Unip Sensors    | 2018年       |
| 3.雑誌名                                                             | 6.最初と最後の頁   |
| Journal of Low Power Electronics                                  | 227 ~ 235   |
|                                                                   |             |
| 「掲載論文のDOI(デジタルオブジェクト識別子)                                          | 査読の有無       |
| 10.1166/jolpe.2018.1561                                           | 有           |
| オープンアクセス                                                          | 国際共著        |
| オープンアクセスとしている(また、その予定である)                                         | -           |

| 1.著者名                                                                                        | 4.巻             |
|----------------------------------------------------------------------------------------------|-----------------|
| Kishimoto Tadashi、Ishihara Tohru、Onodera Hidetoshi                                           | 57              |
|                                                                                              |                 |
| 2.論文標題                                                                                       | 5 . 発行年         |
| A temperature monitor circuit with small voltage sensitivity using a topology-reconfigurable | 2018年           |
| ring oscillator                                                                              |                 |
| 3.雑誌名                                                                                        | 6.最初と最後の頁       |
| Japanese Journal of Applied Physics                                                          | 04FF09 ~ 04FF09 |
|                                                                                              |                 |
|                                                                                              |                 |
| 掲載論文のD01(デジタルオプジェクト識別子)                                                                      | 査読の有無           |
| 10.7567/JJAP.57.04FF09                                                                       | 有               |
|                                                                                              |                 |
| オープンアクセス                                                                                     | 国際共著            |
| オープンアクセスとしている(また、その予定である)                                                                    | -               |

| 1.著者名                                                                                      | 4.巻         |
|--------------------------------------------------------------------------------------------|-------------|
| SHIOMI Jun, ISHIHARA Tohru, ONODERA Hidetoshi                                              | E100.A      |
|                                                                                            |             |
| 2.論文標題                                                                                     | 5 . 発行年     |
| A Necessary and Sufficient Condition of Supply and Threshold Voltages in CMOS Circuits for | 2017年       |
| Minimum Energy Point Operation                                                             |             |
| 3. 雑誌名                                                                                     | 6.最初と最後の頁   |
| IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences    | 2764 ~ 2775 |
|                                                                                            |             |
|                                                                                            |             |
| 掲載論文のDOI(デジタルオブジェクト識別子)                                                                    | 査読の有無       |
| 10.1587/transfun.E100.A.2764                                                               | 有           |
|                                                                                            |             |
| オープンアクセス                                                                                   | 国際共著        |
| オープンアクセスとしている(また、その予定である)                                                                  | -           |

|                                                                                            | A 344     |
|--------------------------------------------------------------------------------------------|-----------|
|                                                                                            | 4. 奁      |
| Shiomi Jun, Ishihara Tohru, Onodera Hidetoshi                                              | -         |
|                                                                                            |           |
|                                                                                            | - 惑行左     |
| 2                                                                                          | 5. 光行牛    |
| Area-efficient fully digital memory using minimum height standard cells for near-threshold | 2017年     |
| voltage computing                                                                          |           |
|                                                                                            | く、見切り見後の五 |
| 3. 推动台                                                                                     | 0.取例と取役の貝 |
| Integration, the VLSI Journal                                                              | -         |
|                                                                                            |           |
|                                                                                            |           |
|                                                                                            |           |
| 掲載論又のDOI(ナシタルオフシェクト識別子)                                                                    |           |
| 10.1016/i.vlsi.2017.07.001                                                                 | 有         |
|                                                                                            | 15        |
|                                                                                            |           |
| オーフンアクセス                                                                                   | 国際共者      |
| オープンアクセスとしている(また、その予定である)                                                                  | -         |
|                                                                                            |           |
|                                                                                            |           |
| [学会発表] 計11件(うち招待講演 1件/うち国際学会 11件)                                                          |           |
| 1. 张表者名                                                                                    |           |
| A K W Mahfurul Jalam and Hidatashi Onadara                                                 |           |
| A.K.M. Manuzur Islam and Fiderosin Onodera                                                 |           |
|                                                                                            |           |
|                                                                                            |           |
|                                                                                            |           |
|                                                                                            |           |
| 2. 先衣惊趄                                                                                    |           |
| PVT^2: Process, Voltage, Temperature and Time-dependent Variability in Scaled CMOS Process |           |
|                                                                                            |           |
|                                                                                            |           |
|                                                                                            |           |
|                                                                                            |           |
| 3.学会等名                                                                                     |           |
| LEE/ACM INTERNATIONAL CONFERENCE ON COMPLITED ALDED DESIGN (招待講演)(国際学会)                    |           |
| TEEL/ANN TRENNATIONAL CONFLICING ON CONFUEN-ADDD DESIGN (加守時次)(国际子云)                       |           |
|                                                                                            |           |
| 4.発表年                                                                                      |           |
| 2018年                                                                                      |           |
| 2010-+                                                                                     |           |

### 1.発表者名

Yosuke Okamura, Tohru Ishihara, Hidetoshi Onodera

### 2.発表標題

Independent N-well and P-well Biasing for Minimum Leakage Energy Operation

# 3 . 学会等名

The International Symposium on On-Line Testing and Robust System Design(国際学会)

4 . 発表年 2018年

### 1.発表者名

Tadashi Kishimoto, Tohru Ishihara and Hidetoshi Onodera

### 2.発表標題

On-Chip Reconfigurable Monitor Circuit for Process Variation and Temperature Estimation

### 3 . 学会等名

International Conference on Microelectronic Test Structures (国際学会)

# 4.発表年

2018年

### 1.発表者名

Shinichi Nishizawa, Hidetoshi Onodera

### 2.発表標題

Process Variation Aware D-Flip-Flop Design using Regression Analysis

### 3.学会等名

International Symposium on Quality Electronic Design (国際学会)

### 4.発表年 2018年

1.発表者名 A.K.M. Mahfuzul Islam, Hidetoshi Onodera

### 2.発表標題

Effect of supply voltage on random telegraph noise of transistors under switching condition

### 3 . 学会等名

2017 27th International Symposium on Power and Timing Modeling, Optimization and Simulation (PATMOS)(国際学会)

# 4.発表年

# 2017年

# 1.発表者名

Tadashi Kishimotoy, Tohru Ishiharay, and Hidetoshi Onodera

### 2.発表標題

A Temperature Monitor Circuit with Small Voltage Sensitivity using a Topology Reconfigurable Ring Oscillator

### 3 . 学会等名

2017 International Conference on Solid State Devices and Materials(国際学会)

### 4 . 発表年 2017年

1.発表者名

Tadashi Kishimoto, Tohru Ishihara, and Hidetoshi Onodera

### 2.発表標題

On-Chip Temperature and Process Variation Sensing using a Reconfigurable Ring Oscillator

### 3 . 学会等名

2017 International Symposium on VLSI Design, Automation and Test(国際学会)

4.発表年 2017年

### 1.発表者名

A.K.M. Mahfuzul Islam, Tatsuya Nakai, Hidetoshi Onodera

# 2.発表標題

A Statistical Modeling Methodology of RTN Gate Size Dependency Based on Skewed Ring Oscillators

### 3 . 学会等名

2017 IEEE International Conference on Microelectronic Test Structures(国際学会)

# 4.発表年

2017年

### 1.発表者名

Tadashi Kishimoto, Hidetoshi Onodera

### 2.発表標題

On-Chip Temperature Sensing using a Reconfigurable Ring Oscillator

### 3 . 学会等名

The 20th Workshop on Synthesis And System Integration of Mixed Information technologies(国際学会)

### 4.発表年 2016年

### 1.発表者名

Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera

### 2.発表標題

A Processor Architecture Integrating Voltage Scalable On-Chip Memories for Individual Tracking of Minimum Energy Points in Logic and Memory

### 3.学会等名

The 20th Workshop on Synthesis And System Integration of Mixed Information technologies(国際学会)

### 4 . 発表年

2016年

# 1.発表者名

Jun Shiomi, Tohru Ishihara, Hidetoshi Onodera

### 2.発表標題

Fully Digital On-Chip Memory Using Minimum Height Standard Cells for Near-Threshold Voltage Computing

### 3 . 学会等名

International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS)(国際学会)

4. <u>発</u>表年 2016年 〔図書〕 計0件

# 〔産業財産権〕

〔その他〕

6 . 研究組織

-

| <u> </u> |                           |                       |    |
|----------|---------------------------|-----------------------|----|
|          | 氏名<br>(ローマ字氏名)<br>(研究者番号) | 所属研究機関・部局・職<br>(機関番号) | 備考 |
|          | 塩見 準                      | 京都大学・情報学研究科・助教        |    |
| 研究分担者    | (Shiomi Jun)              |                       |    |
|          | (40809795)                | (14301)               |    |
|          |                           | 名古屋大学・情報学研究科・教授       |    |
| 研究分担者    | (Ishihara Toru)           |                       |    |
|          | (30323471)                | (13901)               |    |
|          | 土谷 亮                      | 京都大学・情報学研究科・助教        |    |
| 研究分担者    | (Tsuchiya Akira)          |                       |    |
|          | (20432411)                | (14301)               |    |

# 7.科研費を使用して開催した国際研究集会

〔国際研究集会〕 計0件

# 8.本研究に関連して実施した国際共同研究の実施状況

| 共同研究相手国 | 相手方研究機関 |
|---------|---------|
|---------|---------|