#### 研究成果報告書 科学研究費助成事業 今和 元 年 6 月 10 日現在 機関番号: 17102 研究種目: 基盤研究(C)(一般) 研究期間: 2016~2018 課題番号: 16K00333 研究課題名(和文)ベータ写像に基づくAD変換器を用いた製造誤差に頑健なユニバーサル乱数生成 研究課題名(英文)Universal random number generation robust to manufacturing error using AD converters based on beta map #### 研究代表者 實松 豊 (JITSUMATSU, YUTAKA) 九州大学・システム情報科学研究院・准教授 研究者番号:60336063 交付決定額(研究期間全体):(直接経費) 3,500,000円 研究成果の概要(和文):製造誤差に頑健で小型・低消費電力化が可能な 変換器は乱数生成器への応用が有望である.乱数に求められる性質である予測不可能性と均等分布性を達成するという条件の下で乱数の生成レートを最大化することが,乱数生成の基本問題である.主要な結果として以下を得た.1.乱数生成の高速化のためパイプライン型 変換器に対する 値の推定法を提案した.2. 写像に対するフレッドホルム行列式の固有値を解析し, 変換器の平均二乗量子化誤差を精密評価を与えた.3. 進/2進変換の生成レートを解析し,符号無限にでする の生成レートを達成すること示した.4.コセット符号化における安全性評価の計算 量削減に貢献した. 研究成果の学術的意義や社会的意義 Internet of Things (IoT)機器のような小型で低消費電力な通信機器が今後急速に普及すると予想される。良質な乱数は情報セキュリティの確保に欠かせない。 変換器に基づく乱数生成器は低消費電力を達成し、また製造誤差に頑健なので製造コストの低下も期待できる。 変換器出力はそのままでは強い偏りを有するので適切な後に関係が表する。 変換器を用いた乱数生成の実現に貢献するものである。ま 処理が必要であった.本研究課題が与えた結果は, 変換器を用いた乱数生成の実現に貢献するものである.また,乱数を用いる盗聴通信路符号化におけるコセット符号化に着目し,パリティ検査行列が1つに固定された下での安全性評価の計算量を大幅に削減し,情報セキュリティ分野に貢献した. 研究成果の概要(英文): Beta encoder is robust to manufacturing error, can be miniturized, and consumes less power. Application of beta encoder to random number generation is promising. The fundamental problem for random number generation is to maximize the rate of random number generation under the condition that the random number satisfies unpredictability and uniformity. We obtain the following results: 1. We proposed a method for estimating beta values on pipelined beta encoders which generate random numbers faster than the normal beta encoders. 2. We derived a rigorous upper bound of the mean square error of beta encoders using the theory of Fredholm determinants of Perron-Frobenius operators. 3. We showed that our previously proposed (beta)-ary to binary transformation method can achieve log(beta) of generating rate as the code length goes to infinity. 4. We reduce the computational complexity for evaluating the security performance of a coset coding. 研究分野: 通信工学,情報理論 キーワード: 乱数生成 力学系理論 情報セキュリティ 写像 符号化 # 様 式 C-19、F-19-1、Z-19、CK-19(共通) # 1.研究開始当初の背景 決定論的な法則に従うにもかかわらず,複雑で不規則な振る舞いをするカオス現象を乱数生成に利用する試みは,80年代末から90年代にかけてよく研究された.しかし,ベルヌイ写像やテント写像などある種のカオス写像は電子回路では実現できない.その主たる原因は,電子部品に必ず含まれる製造ばらつきによって電子回路上のカオス写像が未知の誤差を持つことであった.2000年代には,写像のパラメータにばらつきが生じても回路が不安定化しないカオス写像が乱数生成器として検討された.既存研究により,区分数が2の区分線形写像が安定的にカオスを発生させられる最も単純な回路構成であることが明らかとなった.好都合なことに,この区分数が2の区分線形写像の実現には,申請者が研究してきたアナログ・ディジタル変換器の一種である。変換器に内蔵されるものがそのまま利用できた. 平成 22~25 年度最先端研究開発支援プログラム(研究代表者:合原一幸教授)に研究分担者として加わった。このプログラムにおける主要テーマのひとつが 2006 年に I. Daubechies(ウェーブレット理論で有名)らによって発表された 変換器の実装と数理解析であった。従来のパルス符号変調(PCM)方式は,電子回路内のビット判定回路の閾値電圧の揺らぎに弱い欠点があった。 変換器では,アナログ値xの 進展開系列( は1から2の間の実数)を出力する. 進展開はひとつのxに対し複数の展開をもつ.この冗長性により 変換器は閾値電圧の揺らぎを許容する. 変換器のCMOS fy によるハードウェア化が数度に渡り行われ,所望のビット精度や動作速度を実現するためのオペアンプやキャパシタなど回路素子に求められる性能が明らかになった.上記の最先端研究開発支援プログラムにより, 変換器は閾値電圧と回路素子の揺らぎを許すという特徴により PCM よりも小型で低消費電力な回路で実現できることが実証され, 変換器のハードウェア化に関する知見が蓄積した状況であった.また,申請者は2015 年 9 月に京都大数理解析研において開催された共同研究「電子回路設計と力学系」の代表を務めた. 変換器はその中心的テーマであった. 以上が,研究開始当初の背景であった. #### 2.研究の目的 カオス力学系の一種である 写像に基づく超小型・低消費電力の乱数生成器を実現することを本研究の最終目的とした、研究期間内の達成目標としては、 写像に基づく乱数生成の情報理論的限界の解明と具体的アルゴリズムを構築することとした、本研究は、電子工学・力学系理論・エルゴード理論・情報理論にまたがる、いずれの観点からも満足できるカオスによる乱数生成の決定版を目指した、本研究遂行により、分野間の理論の拡充、各分野の裾野を広げることに寄与する、 ### 3.研究の方法 力学系における通常の 写像は , 値と 1 つの 閾値パラメータ が固定されており軌道 $x_1$ , $x_2$ , $x_3$ ...は決定論的に決まる . しかし電子回路で実現された 写像は ,ある 2 つの閾値( $v_0$ , $v_1$ )があって , $v_0 < x_n < v_1$ の領域では $x_{n+1} = \beta x_n$ と $x_{n+1} = \beta x_n - 1$ のどちらをとるかは確率的に決まるように見える (図 1) . このような 写像の確率的な動作は「ランダム 写像」モデルによって記述される[a] .本研究は , 変換器はランダム 写像モデルに基づいて動作すると仮定し ,ランダム 写像により生成される確率過程を 情報源と名付ける . [a] K. Dajani & C. Kraaikamp, *Ergodic Theory Dynam. Syst.*, vol.23, no.2, pp.461-479, 2003. 図 1 ランダム 写像 # 本研究では,以下のサブテーマに取り組んだ。 パイプライン型 変換器のためのベータ値の推 定法の開発 2 進展開に基づく AD 変換器にはサイクリック型とパイプライン型の 2 種類があり、後者の方が広い面積を必要とするが高速動作する. 変換器ではサイクリック型は回路実装されているがパイプライン型(図2)の実装は研究途上であった.パイプライン型 変換器を実装する上の値推定法がパイプライン型には適用できないことであった.本サブテーマでは、パイプライン型になった.本サブテーマでは、パイプライン型 変換器のための新たな 値推定法を開発す 図2 パイプライン型 変換器 ることを目標とした. 複数の 変換器を用いる多端子乱数生成 変換器は非常に小型なので、複数の 変換器を搭載しても比較的小型かつ低消費電力で済む.そこで,2つ以上の 変換器を利用することで乱数生成を容易にすることが考えられる.このとき各変換器の 値は互いに異なる.このような問題は、多端子乱数生成問題(図3)の特別な場合と捉えることが出来る.本サブテーマでは,2つの 変換器の出力を用いる乱数生成法の開発を目指した. 図3 多端子乱数生成 黄金比変換器の量子化誤差の解析 変換器を提案した I. Daubechies らは,続けて, 黄金比変換器(Golde Ratio Encoder: GRE)を発表した.GRE は , 変換器の概念から発展したものである. 変換器の力学系が1次元写像で記述されるのに対し,GRE の力学系は2次元写像で表現される.最大の長所は , 変換器の場合,増幅率 の実効値を推定する必要があったが,GRE の場合は,これを推定する必要がないことである.本サプテーマではGRE を用いた乱数生成法を目指した. # 変換器の量子化誤差の精密評価 従来研究により 変換器の量子化誤差の上界が得られていたが,力学系理論に基づいた解析を行えば,さらに精密な評価を行うことが可能であった.工学的な品質保証のためには,従来研究でも十分な結果であったが,精密評価を行うことは,力学系理論を工学の問題に応用するという側面に重要な意味がある. #### 4. 研究成果 パイプライン型 変換器における 値の推定法パイプライン型 変換器は,ステージ1からステージ 1 からステージ N のベータの値を推定する必要がある.研究代表者らは,第 N ステージから逆順にベータ値を求める手法を提案した(Chew-Jitsumatsu, NOLTA2016).提案法では, 変換器からの出力を多数観測する.ベータ値を仮に決めておき, と変している場合,左右2つの線分が互いに離れるかオーラップするかのいずれかとなる.ちょうどに解のベータ値の場合に,閾値 で左右2つの線分が互いに離れるかオードのベータ値の場合に,閾値 で左右2つの線分に非によくベータの値を推定できることを示した. 乱数生成は,ビット列の発生確率に偏りがなく, 過去の系列から次のビットを予測できないことが 図4.観測値から推定される 写像 重要である。本研究実施時に、問題となっていたのは、過去のビットとの相関を表す自己相関値に関して、実験結果が理論予想と異なる現象であった。より具体的には、変換器出力の遅れ1の自己相関値は、従来の理論では必ず負となるはずであったが、回路実装された。変換器では、遅れ1の自己相関値が正になる例が多く見られたことであった。この現象の解明は、複数の変換を用いる乱数生成に不可欠であった。研究代表者は、写像を適用するごとに閾値が変動するランダム写像を採用すれば、遅れ1の自己相関が正になる現象を説明できることを示した(Itaya-Jitsumatsu, NOLTA2016)。 # 進/2 進変換に基づく乱数生成アルゴリズムの性能評価 研究代表者らが 2015 年に与えていた乱数生成アルゴリズムは ,2015 年の論文では NIST 乱数検定により品質の保証をしていたが ,生成レートの評価を行っていなかった .解析を行い ,符号長が十分大きい時生成レートが log\_2 となることを示した .次に ,理想乱数からの隔たりを一様分布と生成系列の頻度分布との変動距離で評価し ,変動距離が符号長に対し指数的に減少することを示した(小田・實松 ,情報理論研究会,2017) . ### 黄金比変換器の量子化誤差の評価 黄金比変換器の動作を2次元力学系の理論に基づいて解析し,二乗平均量子化誤差の理論値を与えるとともにシミュレーション結果とよく一致することを確認した(Itaya-Jitsumatsu, NOLTA2017). ### 変換器の量子化誤差の精密評価 変換器の量子化誤差の精密評価を行うため、写像を適用するごとに分割される部分区間の間の生成母関数を導入し、この母関数に対するフレッドホルム行列式の固有値の解析を行うことで、量子化誤差を精密に評価することに成功した、数値計算のおいて精度保証付き演算を取り入れることで、固有値の数値計算にも精度保証がつく極めて精度の高い量子化誤差の理論保証を与えた(Shinohara-Kobayashi, Nonlinear Theory and Its Applications, IEICE, 2018) 一様乱数を用いた盗聴通信路符号化の安全性評価 変換器は小型・低消費電力なので、IoT 機器にも搭載可能である。IoT 機器の通信におけるセキュリティ確保のため,盗聴通信路符号化の研究を行った。盗聴通信路符号化では、乱数ビット列を用いて,符号化を行い正規の受信者には正しく復号できるが,それ以外の第三者に復号ができないようにする技術である。研究代表者は,コセット符号化法に着目した。コセット符号が解決すべき課題の一つに,与えられた符号の情報理論的安全性を評価するための計算時間が符号長の指数に比例し,安全性の評価が困難であることがあった。研究代表者は,盗聴信号が与えられた下での条件付き情報漏洩量という新しい概念を導入することで指数的計算量の問題を回避できることを示した。この結果は,情報理論における盗聴通信路符号化の理論に貢献するとともに,通信工学に対しても,物理層セキュリティ技術の向上に貢献するものである。(Michiwaki-Jitsumatsu, SITA2018) # 5. 主な発表論文等 [雑誌論文](計 6件) - [1] <u>H.San</u>, R. Sugiwara, M. Hotta, T. Matsuura, and K. Aihara, "A 12-bit 1.25MS/s Area-efficient Radix-value Self-estimated Non-binary Cyclic ADC with Relaxed Requirements on Analog Components," *IEICE Trans. On Fundamentals, Communications, and Computer Sciences*, Vol.100-A, pp.534-540, 2017. - [2] C. Pan and <u>H. San</u>, "A 2nd-order ΔΣAD Modulator using Dynamic Analog Components with Simplified Operation Phase," *IEICE Trans on Fundamentals of Electronics, Communications and Computer Sciences*, Vol.E101-A, pp.425-433, 2018. - [3] D. Yang and <u>Y. Jitsumatsu</u>, "Super resolution channel estimation by using spread spectrum signal and atomic norm minimization," *IEICE Trans. on Fundamentals of Electronics, Communications and Computer Sciences,* Vol. E101A(12), pp.2141-2148, 2018. - [4] <u>K.Shinohara</u> and K.Kobayashi, "Estimation of mean squared errors of non-binary A/D-encoders through Fredholm determinants of piecewise-linear transformations," *Nonlinear Theory and Its Applications, IEICE,* Vol.9(2), pp.243-258, 2018. - [5] D. Yang and <u>Y. Jitsumatsu</u>, "Dividing the grids of compressed sensing for channel estimation and investigating Markov codes," *Nonlinear Theory and Its Applications, IEICE*, Vol.9(2), pp.259-267, 2018. - [6] C. Pan and <u>H. San</u>, "Experimental Implementation of Delta Sigma AD Modulator Using Dynamic Analog Components With Simplified Operation Phase," *IEICE Electronics Express*, (Article ID: 16.20190280)採録決定 ### [ 学会発表](計30件) - [1] K. Itaya and <u>Y. Jitsumatsu</u>, "Random Number Generation Using Outputs from Multiple Beta Encoders," Proc. of Int. Sympo. on Nonlinear Theory and Its Applications (NOLTA2016), 2016. - [2] Y. Chew and <u>Y. Jitsumatsu</u>, "Estimation of Beta-Value for pipelined beta encoders," Proc. of Int. Sympo. on Nonlinear Theory and Its Applications (NOLTA2016), 2016. - [3] 小田 晃平, 實松 豊, " 進/2 進変換に基づく乱数生成アルゴリズムの性能評価,"電子情報通信学会情報理論研究会, 2017. - [4] 西部 洋介, <u>實松 豊</u>, "Atomic Norm を用いた線スペクトル推定法の性能評価," 電子情報 通信学会 情報理論研究会, 2017. - [5] <u>Y. Jitsumatsu</u> and Y. Oohama, "Computing the Optimal Exponent of Correct Decoding for Discrete Memoryless Sources, Proc. Int. Sympo. Inform. Theory (ISIT2016), 2016. - [6] H.Tsuchiya, A. Uchiyama, Y. Mishima, Y. Watanabe, T. Matsuura, <u>H. San</u> and M. Hotta, "Experimental Implementation of β-Expansion Cyclic ADC with Correlated Level Shifting Technique, 2016 International Conference on Analog VLSI Circuits, 2016 - [7] Y. Watanabe, H. Narita, J. Uchita, H. Tsuchiya, T. Matsuura, H. San and M. Hotta, "A 14-bit 80ksps Cyclic ADC Based on $\beta$ -expansion," 2016 International Conference on Analog VLSI Circuits, 2016. - [8] <u>K. Shinohara</u> and K. Kobayashi, "Estimation of mean squared error of beta-encoders through their dynamical zeta functions, 日本応用数理学会 2016 年度 年会予稿集, 2016 - [9] <u>K. Shinohara</u> and K. Kobayashi, "Fredholm Determinants of Generalized Beta-Transformations and MSE Estimates of Corresponding AD-Converters, Proc. of Int. Sympo. on Nonlinear Theory and Its Applications (NOLTA2016), 2016. - [10] H. Tsuchiya, A. Uchiyama, Y. Mishima, Y. Watanabe, T. Matsuura, <u>H. San</u> and M. Hotta "Non-Binary Cyclic ADC with Correlated Level Shifting Technique," 22nd Asia and South Pacific Design Automation Conference ASP-DAC 2017, 2017. - [11] Y. Watanabe, H. Narita, J. Uchita, H. Tsuchiya, T. Matsuura, <u>H. San</u> and M. Hotta, "A 14bit 80kSPS Non-Binary Cyclic ADC without High Accuracy Analog Components," 22nd Asia and South Pacific Design Automation Conference ASP-DAC 2017, 2017. - [12] <u>Y. Jitsumatsu</u>, "On computation of secrecy exponent functions," The 40th Symp. on Inform. Theory and its Applications (SITA2017), 2017. - [13] K. Itaya and <u>Y. Jitsumatsu</u>, "Mean Square Quantization Error of Golden Ratio Encoders," Proc of 2017 Int. Symp. Nonliner Theory and its Application (NOLTA2017), 2017. - [14] <u>Y. Jitsumatsu</u>, "Computation of the Random Coding Secrecy Exponent for a Constant Composition Ensemble," Proc. 2017 Int. Sympo. Inform. Theory (ISIT2017), 2017. - [15] D. Yang and <u>Y. Jitsumatsu</u>, "Compressive Sensing of Up-Sampled Model and Atomic Norm for SuperResolution Radar," Proc. Int. Radar Sympo. 2017. - [16] D. Yang and <u>Y. Jitsumatsu</u>, "Channel Estimation by Using Spread Spectrum Signal and Atomic Norm Minimization," The 40th Symp. on Inform. Theory and its Applications (SITA2017), 2017. - [17] K. Chin ,Y. Mishima, Y. Watanabe ,H. Tsuchiya ,<u>H. San</u>, T. Matsuura and M. Hotta, "A 12-Bit 3.3MS/s Pipeline Cyclic ADC with Correlated Level Shifting Technique," 2017 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS), 2017. - [18] H. Tsuchiya, Y. Watanabe, K. Chin, <u>H. San</u>, T. Matsuura and M. Hotta, "The design of a 14-bit 400kSPS Non-binary Pipeline Cyclic ADC," 2017 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS), 2017. - [19] Y. Watanabe, K. Chin, H. Tsuchiya, <u>H. San</u>, T. Matsuura and M. Hotta, "Experimental results of reconfigurable non-binary cyclic ADC," 2017 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS), 2017. - [20] C. Pan, <u>H. San</u> and T. Shibata, "A 2nd-order ΔΣAD Modulator Using Ring Amplifier and SAR Quantizer with Simplified Operation Mode," 2017 MIXDES 24th International Conference Mixed Design of Integrated Circuits and Systems, 2017. - [21] 潘春暉, <u>傘昊</u>, "量子化雑音帰還機能を持つ逐次比較量子化器を用いる AD 変調器," 電子情報通信学会,回路とシステム研究会,2017. - [22] 寺西司, 潘春暉, <u>傘昊</u>, "逐次比較量子化器を用いる複素バンドパス ADC 低電力手法 の提案," 電気学会電子回路研究会, 2018. - [23] 道脇, <u>實松</u>, 大濱, "二元対称消失盗聴通信路における条件付き情報漏洩量の分布," 第 41 回情報理論とその応用シンポジウム, 2018. - [24] 北崎, 川喜田, <u>實松</u>, 久原, 樋渡, 竹内, "深層学習超解像を用いた MRI 再構成の検討," 電子情報通信学会 情報論的学習理論と機械学習 研究会, 2018. - [25] D. Yang and <u>Y. Jitsumatsu</u>, "Super Resolution Channel Estimation with Spread Spectrum Signal and Atomic Norm Minimization," 2018 Int. Sympo. on Inform. Theory and Its Appl. (ISITA2018), 2018. - [26] U. Michiwaki and <u>Y. Jitsumatsu</u>, "A new proof of an inequality between two secrecy exponents," 2018 Int. Sympo. on Inform. Theory and Its Appl. (ISITA2018), 2018. - [27] C. Pan, <u>H. San</u>, and T. Shibata, "A 720uW 77.93dB SNDR AD Modulator Using Dynamic Analog Components with Simplified Operation Phase," 2018 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS), 2018. - [28] C. Pan and <u>H. San</u>, "A 6th-Order Complex Bandpass \$\pm\$Delta \pm Sigma\pm AD Modulator Using Dynamic Amplifier and Noise Coupling SAR Quantizer," 2018 International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS), 2018. - [29] 道脇, <u>實松</u>, 大濱, "二元対称消失盗聴通信路における条件付き情報漏洩量の分布," 電子情報通信学会 情報理論研究会, 2019. - [30] 北崎, 川喜田, <u>實松</u>, 久原, 樋渡, 竹内, "深層学習超解像を用いた磁気共鳴血管画像の復元," 2019. [図書](計0件) 〔産業財産権〕 出願状況(計0件) 取得状況(計0件) # 〔その他〕なし # 6. 研究組織 (1)研究分担者 研究分担者氏名:傘 昊 ローマ字氏名: Hao San 所属研究機関名:東京都市大学 部局名:知識工学部 職名:准教授 研究者番号(8桁):30400774 (2)研究協力者 研究協力者氏名: 篠原 克寿 ローマ字氏名: Katsutoshi Shinohara 所属研究機関名:一橋大学 部局名:大学院商学研究科 職名:准教授 研究者番号(8桁):50740429 科研費による研究は、研究者の自覚と責任において実施するものです。そのため、研究の実施や研究成果の公表等については、国の要請等に基づくものではなく、その研究成果に関する見解や責任は、研究者個人に帰属されます。