#### 研究成果報告書 科学研究費助成事業

今和 6 年 5 月 1 4 日現在 機関番号: 14401 研究種目:研究活動スタート支援 研究期間: 2022~2023 課題番号: 22K21276 研究課題名(和文)サイドチャネル攻撃に高い耐性を持つマルチコアIoTデバイスのソフトウェア基盤 研究課題名(英文)Side-Channel Attack Resistant Software Platforms for Multicore IoT Devices 研究代表者 西川 広記 (Nishikawa, Hiroki) 大阪大学・大学院情報科学研究科・助教 研究者番号:90963538

交付決定額(研究期間全体):(直接経費) 2.200.000円

研究成果の概要(和文):本研究では、インターネットに接続される小型デバイス(IoTデバイス)のセキュリ ティ強化を目的として、情報を安全に保護するための対策に関する成果を出した。具体的には、CやC++といった プログラミング言語からデジタル回路に自動で変換する高位合成技術を用いて設計されたAES暗号回路の安全性 を多角的に評価した。さらに、CPU上で動作するAESにおいて、暗号化の際にラウンド関数内の各関数をランダム な順序で実行するシャッフリング技術を応用し、拡張した。この手法は情報を予測不可能な順序で処理し、攻撃 者による暗号鍵の解読をより困難にすることを目指している。

### 研究成果の学術的意義や社会的意義

研究成果の学術的意義や社会的意義 Society 5.0の実現に向け、Internet of Things (IoT) デバイスは様々なフィールドで普及しつつある。一方 で、サイドチャネル攻撃などの物理セキュリティ攻撃の危険に晒されている。この脅威に対し、これまでに多数 のセキュリティに特化した専用のハードウェアやソフトウェアが開発されてきたが、専用ハードウェアを刷新し たり、セキュリティ対策 ソフトウェアを特別に開発したりするにはコストの増大が課題となる。本研究の意義 は、オペレーティングシステムの基盤技術のみを活用することでサイドチャネル攻撃に強いソフトウェア基盤を 提供できないか?」という問いに答えることにある。

研究成果の概要(英文): In this study, we aimed to enhance the security of small devices connected to the Internet (IoT devices) and produced results concerning measures to protect information safely. Specifically, we evaluated the safety of AES encryption circuits designed using high-level synthesis technology, which automatically converts programming languages such as C and C++ into digital circuits. Furthermore, we extended and applied shuffling technology, which randomizes the order of functions within the round function during encryption, on AES operations performed on CPUs. This method processes information in an unpredictable order, making it more difficult for attackers to decrypt the encryption keys.

研究分野:計算機システム

キーワード: ハードウェア・セキュリティ サイドチャネル攻撃



## 1.研究開始当初の背景

Society 5.0 の実現に向けて、Internet of Things (IoT) デバイスは、家庭、オフィス、工場、 農地など多岐にわたるフィールドで広く普及している。これらのデバイスは、様々な分野で 注目を集めているが、物理的に多様なフィールド上に配置されるため、サイドチャネル攻撃 を含む物理セキュリティ攻撃のリスクに常に晒されている。サイドチャネル攻撃とは、デバ イスの応答時間や消費電力、発生する電磁波などの物理情報を観測し、統計的に解析するこ とにより、デバイス内部の秘密情報を不正に取得する手法である。これに対抗するため、多 くのセキュリティ専用ハードウェアやソフトウェアが開発されてきたが、これらの対策は 設計・開発コストの増大という課題を抱えている。したがって、本研究は、オペレーティン グシステムの基盤技術のみを活用し、サイドチャネル攻撃に強いマルチコア IoT デバイス のソフトウェア基盤を提供できるかという問いに答えるものである。

## 2.研究の目的

本研究の目的は、マルチコア IoT デバイスにおけるサイドチャネル攻撃に対して高い耐 性を持つソフトウェア基盤技術を開発することであり、是を以て前項(1)で提起した問いに 答える。特に本研究で注目する基盤技術は、Large-Scale Integration (LSI)の設計技術として も知られるタスクスケジューリングである。本研究では、このタスクスケジューリング技術 と並列処理とを組み合わせたソフトウェア基盤を開発し、サイドチャネル攻撃に強い IoT デ バイスを実現する。

## 3.研究の方法

過去に得られた科学研究補助金による研究を通じ、タスクを複数スレッドへ並列化し、それらを適切にスケジューリングすることでマルチコアの性能向上や低消費エネルギー化を図る技術を開発してきた。これらの研究成果に基づくタスケジューリング技術をさらに活用し、各タスクの並列度や動作周波数、各スレッドの開始時刻をランダムに決定することで得られるスケジュールのランダム性を高め、消費電力と暗号処理との相関を大幅に減少させる。これにより、暗号処理の情報を隠蔽することが可能となる。これが本研究で提案するサイドチャネル攻撃に強いマルチコア IoT デバイスにおけるセキュリティ対策ソフトウェア基盤技術である。この技術の実現に向けて、これまでの研究を一層発展させる。まず、並列度および各スレッドの開始時刻だけでなく動作周波数を決定する手法を開発する。開発した手法に基づいて得られたスケジュール結果が電力解析と暗号処理との間の相関を減少させることを、シミュレーションを通して実証する(研究:理論研究)。後に、マルチコア IoT デバイス上に本手法を適用する。その上で、本研究で開発された技術がサイドチャネル攻撃に対してどれだけの耐性を持つかを実際の IoT デバイス上で評価し、その優位性を明らかにする(研究:実装と評価)。このように研究計画は研究 および研究 に分割して遂行される予定である。つまり、これらの研究を遂行することが本研究の達成を意味する。

4.研究成果

本研究では、インターネットに接続される小型デバイス(IoT デバイス)のセキュリティ 強化を目的として、情報を安全に保護するための新しい対策を検討した。当初想定していた マルチコアにおけるハードウェアセキュリティを想定していたが、当該研究費では要求さ れるオシロスコープの発注が困難であることが判明し、方向転換を余儀なくされた。そこで、 FPGA 上に設計された AES 暗号回路に対するサイドチャネル情報の漏えい量を評価するこ とと Chipwhisperer と呼ばれるサイドチャネル攻撃評価用ボードを利用し、サイドチャネル 情報の漏えい量を評価した。

まず、C や C++といったプログラミング言語からデジタル回路に自動で変換する高位合 成技術を用いて FPGA 上に設計された AES 回路の安全性を評価した。当該研究では、異な るクロック周期を持つ 7 つの AES 回路を設計し、そのサイドチャネル漏洩量を評価した。 この研究では AES の回路クロック周期と電力サンプリング間隔の関係に着目し、これらが サイドチャネル情報の漏えいに対してどのような影響を及ぼすかを実験的に明らかにした。 図 1 にその概念図を示す。まず、C 言語を用いて CHStone と呼ばれる高位合成用ベンチマ ークライブラリで提供される AES を Vivado HLS と呼ばれる高位合成ツールを利用し、FPGA における暗号回路を合成する。この回路に対して任意の平文を大量に入力し、その都度電力 波形をサンプリングすることで電力トレースを得る。取得された電力トレースに対する T 値を評価することにより、電力攻撃への耐性評価を行う。

RTL コード設計された HLS を用いて、ロジック合成およびロジックシミュレーションが 実行される。ロジック合成は、Verilog HDL や VHDL で記述された RTL コードからロジッ ク回路を実装するものである。本研究では、ロジック合成とロジックシミュレーションに



図 1. FPGA 上に設計された AES 回路に対するサイドチャネル攻撃の流れ

| Clock constraint [ns]   | 7.0    | 7.5    | 8.0    | 8.5    | 9.0    | 9.5    | 10.0   |
|-------------------------|--------|--------|--------|--------|--------|--------|--------|
| Clock cycles            | 5,889  | 5,825  | 5,359  | 5,223  | 4,559  | 4,559  | 4,544  |
| Execution time [ns]     | 41,223 | 43,688 | 42,872 | 44,396 | 41,031 | 43,311 | 45,440 |
| Slices                  | 655    | 651    | 632    | 656    | 648    | 643    | 651    |
| Average power [uW]      | 12,213 | 11,182 | 10,837 | 10,389 | 10,535 | 9,981  | 9,635  |
| Energy consumption [nJ] | 503    | 488    | 464    | 461    | 432    | 432    | 437    |

表 1. AES 回路の合成およびシミュレーション結果 t



図 2. N個の S-BOX を用いたオペレーション・シャッフリング

Vivado 2019.2 を用い、ターゲットデバイスとして Zvng XC7Z020 を指定している。合成され た7つの AES 回路のロジックシミュレーションは Vivado で行われ、回路のクロック周期は 設定されたクロック制約に応じて速く動作することが求められる。ロジックシミュレーシ ョンを採用する理由は、ノイズや環境による誤差がないため、より正確な電力分析が可能で あるからである。この研究においては、128 ビットのランダム平文に対して 20 回、固定平 文に対して 10回の暗号化が実施される。これらの条件下で Vivado によるロジックシミュレ ーションが行われ、回路に関する情報を含む VCD ファイルが出力される。ロジックシミュ レーションから得られたクロックサイクル数、実行時間、スライス数、平均電力、エネルギ - 消費量は表1に示されており、クロック制約が大きくなるにつれて、電力およびエネルギ ー消費量は減少傾向にあることが確認される。クロック制約が9.0 ナノ秒より大きい場合に は変化が見られない。これは、クロック制約が9.0ナノ秒を超えるとクロックサイクル数が 変わらないためである。本研究で設計された AES 回路は、スライス数に関して相関関係を 示さなかった。実験結果から、クロック周期とサンプリング間隔は、サイドチャネル情報の 漏えい量において相互干渉しないことが明らかとなった。この研究成果は、5件の国際会議 で発表し、3 編の国際学術論文誌にまとめて投稿した。それらの論文はいずれも出版済みで ある。

次に、CPU上で動作する AES において、暗号化の際にデータをランダムに配置するシャッフリング技術を応用し、拡張した。図2は、S-BOXをn個利用する場合の提案手法の概略を示す. 左端の 4×4 の行列は,入力である. これらの値を,予め設計された複数の S-BOX を通じて非線形変換する.まず,  $16\times16$ の計 256 個の要素からなる S-BOX から, ランダム に k (k<256) 個の要素を選択する. i (i $\leq$ n)番目の S-BOX で選ばれた k\_i 個の要素は, さらに i+1 から n までのいずれかの個数の S-BOX を用いて非線形変換される. これらの操作をシャッフリングしながら行う. 例えば, S-BOX の 2 つだけ用いて変換する場合, 256 個の要



(a). 500 トレース攻撃時の相関係数

(b). 10,000 トレース実行時の相関係数

図3. 電力解析攻撃実行時の相関係数: 灰色: 鍵候補に対する相関係数、赤色: 正解鍵の相関係数

表 2.10,000 回実行時の実行時間 (sec)

| 一般的な AES      | 提案手法          |
|---------------|---------------|
| 430.85 (1.00) | 481.15 (1.12) |

素のうちランダムに選択された k 個は 2 つ目の S-BOX を通過し.その他 256-k 個はそのま ま1つ目の S-BOX で非線形変換されて出力される.このように,入力がアクセスすべき S-BOX の個数をランダム化することで,中間値を空間的に値が Masking し,かつ,メモリア クセス数の増大により時間方向に中間値が Hiding されることで, 消費電力と中間値との相 関が低減される.従来のシャッフリング技術は、AES における S-Box 関数の実行順序を単 にランダム化するのみで、組合せが非常に少なく、容易に暗号鍵の特定が為されていた。し かし本研究で提案するシャッフリング技術は、S-Box 関数を実行する際に実行順序をランダ ム化するだけでなく、マスキングを複数回冗長的に行うことで組合せ爆発を起こし、暗号鍵 の解析を困難にしている。図3は、電力解析攻撃をそれぞれ500トレースと10,000トレー ス実行したときの相関係数の変化を表している。横軸は、500 トレースと 10,000 トレースを 表しており、それぞれ10トレースと200トレースずつで相関値を平均したものがプロット されている。プロット図3(b)は、最初の秘密鍵予測でのすべての鍵候補の相関係数を示して いる。これらグラフから、正しい秘密鍵の相関係数は他の鍵候補のいくつかよりも小さいこ とがわかる。したがって、秘密鍵は特定されていない。これらの結果から、提案された方法 は 500 トレースおよび 10,000 トレースの相関電力分析に対して攻撃耐性があることが示さ れた。表2では、AESと提案手法を10.000回実行したときの実行時間を表している。図前 述した処理を追加したことにより約 1.12 倍の実行時間増大となったが、従来のシャッフリ ングに比べて暗号鍵の解読が困難になることを確認した。この研究成果は、国内学会におい て1件の口頭発表を行い、現在は国際会議に向けて執筆中である。

## 5.主な発表論文等

## 〔雑誌論文〕 計1件(うち査読付論文 1件 / うち国際共著 0件 / うちオープンアクセス 0件 )

| 1.著者名                                                                      | 4.巻       |
|----------------------------------------------------------------------------|-----------|
| Zhao Yilin, Nishikawa Hiroki, Kong Xiangbo, Tomiyama Hiroyuki              | 12        |
|                                                                            |           |
| 2.論文標題                                                                     | 5 . 発行年   |
| Side channel power analysis resistance evaluation of masked adders on FPGA | 2023年     |
|                                                                            |           |
| 3. 雑誌名                                                                     | 6.最初と最後の頁 |
| International Journal of Reconfigurable and Embedded Systems (IJRES)       | 97 ~ 97   |
|                                                                            |           |
|                                                                            |           |
| 掲載論文のDOI(デジタルオブジェクト識別子)                                                    | 査読の有無     |
| 10.11591/ijres.v12.i1.pp97-112                                             | 有         |
|                                                                            |           |
| オープンアクセス                                                                   | 国際共著      |
| オープンアクセスではない、又はオープンアクセスが困難                                                 | -         |

#### 〔学会発表〕 計3件(うち招待講演 0件/うち国際学会 3件)

1.発表者名

Yuto Miura, Takumi Mizuno, Hiroki Nishikawa, Xiangbo Kong, Hiroyuki Tomiyama

## 2.発表標題

Impacts of Clock Constraints on Side-Channel Leakage of HLS-Designed AES Circuits

## 3 . 学会等名

International Conference on Electronics, Information, and Communication (ICEIC)(国際学会)

#### 4.発表年 2022年

#### 1.発表者名

Takumi Mizuno, Hiroki Nishikawa, Xiangbo Kong, Hiroyuki Tomiyama,

#### 2.発表標題

Empirical Analysis of Side-Channel Attack Resistance of HLS-Designed AES Circuits,

## 3 . 学会等名

International Conference on Electronics, Information, and Communication (ICEIC)(国際学会)

4.発表年 2022年

## 1.発表者名

Eiji Sugahara, Hiroki Nishikawa, Xiangbo Kong, Hiroyuki Tomiyama

#### 2.発表標題

Energy Consumption Reduction through Resource Allocation Using Docker

## 3 . 学会等名

International Workshop on Advances in Networking and Computing (WANC)(国際学会)

# 4.発表年

2022年

〔図書〕 計0件

## 〔産業財産権〕

〔その他〕

-

| 6 | 研究組織 |
|---|------|
|   |      |

| 氏名<br>(ローマ字氏名)<br>(研究考察号) | 所属研究機関・部局・職<br>(機関番号) | 備考 |
|---------------------------|-----------------------|----|
| (                         |                       |    |

## 7.科研費を使用して開催した国際研究集会

〔国際研究集会〕 計0件

## 8.本研究に関連して実施した国際共同研究の実施状況

| 共同研究相手国 | 相手方研究機関 |
|---------|---------|
|---------|---------|