# 科学研究費助成事業

平成 2 9 年 6 月 1 日現在

研究成果報告書

機関番号: 12605 研究種目: 基盤研究(B)(一般) 研究期間: 2014~2016 課題番号: 26289099 研究課題名(和文)PNメモリダイオードの開発と最密配列メモリへの応用

研究課題名(英文)Development of memory diode and its application to densest array memory

研究代表者

須田 良幸(Suda, Yoshiyuki)

東京農工大学・工学(系)研究科(研究院)・教授

研究者番号:10226582

交付決定額(研究期間全体):(直接経費) 12,400,000円

研究成果の概要(和文):提案した理論的に細密なクロスポイント配列に適した抵抗変化型の不揮発性メモリ特性と整流特性を併せ持つメモリダイオードについて,基本構造と動作機構を明らかにした.メモリ効果に寄与す る電子捕獲欠陥の起源を分析し,電子捕獲層の構造と製法とメモリ特性との相関について明らかにした.得られ たメモリダイオードのエンデュランス、書き込み速度の個別特性として、10の7乗回、20µs以下が得られ、現行 のフラッシュメモリを超える特性を取得した.さらに,200 以下の低温製造プロセスの開発に至り,クロスポ イント配列への適合性を提示した.

研究成果の概要(英文): We clarified the fundamental structure and operation physics about the proposed memory diode having both resistive-nonvolatile-memory and rectifying characteristics which are suited for the theoretically densest cross-point array. We analyzed the origin of electron-trapping defects which contribute to the memory effect, and clarified the relationship between the electron-trap-layer structures, the fabrication methods, and the memory characteristics. As each specification, we obtained endurance characteristics of 10-to-the-power-7 on/off switching cycles and writing speeds of less than 20 microseconds which surpass those of the current flash memories. Further, we have succeeded in developing the low-temperature fabrication processes with fabrication temperatures of not more than 473 K and show the compatibility of the fabrication of the memory diode with that of metal-layer-sandwiched cross-point memory array.

研究分野:電子デバイス

キーワード: 半導体メモリ 不揮発性メモリ 抵抗変化型メモリ PNダイオード クロスポイント型配列 SiC 界面準位

E

1.研究開始当初の背景

今日、マイクロコンピュータが搭載され た製造・家電・自動車・携帯機器などの産 業・民生電子機器やパーソナルコンピュー タなどの電子機器の目覚しい進展で,記憶 保持電力が不要で 大容量の「不揮発性固体 メモリ」が必要となっている.従来の不揮発 性メモリはフラッシュメモリ, MRAM (磁気 抵抗型 RAM) など 3 端子構造で, 大容量で 高密度化の可能なメモリは 2 端子のみでメ モリ操作が可能な抵抗変化型の不揮発性メ モリ(ReNVM)である.近年, ReNVM として 金属/絶縁物/金属(MIM)型構造のメモリが 注目されてきているが,MIM 型は,通常, 非ダイオード特性であり,理論的に最密と なるクロスポイント配列を構成するために は、個々のメモリ素子へ、別途ダイオード などの非線形素子を接続する必要があり2 端子素子にも拘らず構成・プロセスが複雑 になる問題があった.一方.研究代表者は 2 端子で動作し,不揮発性メモリ機能と整 流特性を示すダイオード特性を併せ持つ, 新概念の「pn メモリダイオード」を提案し、 初めて動作を実証した.前記クロスポイン ト(Xpoint) 配列がこの素子の配列だけで 実現する.このメモリは,p型酸化物半導 体/電子捕獲層/n-SiC/n-Siの pn ダイオー ドに電子捕獲層を挿入した構造からなり 基本メモリ動作として電子捕獲層での電子 の有無で高抵抗 低抵抗と変化すると考え ている.

2.研究の目的

これまでに得られた構造・材料・プロセ ス・基本動作の成果を基盤に,材料物性の 異なる金属,半導体,酸化物半導体を系統 的に組み合わせ,さらにキャリアトラップ 層の材料と製造方法を含めて,探索を進め,

キャリアトラップ層を含めた最適な構成 材料と積層構造および製造プロセスと動作 特性との関係を明らかにすると同時に,詳 細な動作原理と設計原理を明らかにする. また, 集積化のための基本作製技術に関 する指針を得る.これらの探索によって今 後中核となる最密配列可能な2端子メモリ として実用化基盤を確立する.

# 3.研究の方法

研究を実施した種々のメモリの中で,ダイ オード特性を示したメモリダイオードの構 成を表1にまとめる.整流特性を得るための ダイオードとして,pnダイオード(構成欄 pnDi)とショットキ 障壁型ダイオード(構 成欄 SB Di)について検討した.表1には得 られたoff on閾値電圧およびエンデュラン ンス特性も示した.上部電極には主にAu,下 部電極には主にAIを用いた.作製条件は特 性との相関で種々検討したが,得られた代表 的な作製条件を以下に示す.pnダイオードの p型半導体として,それぞれ主に250 200 の熱酸化で形成した Ag<sub>2</sub>0, Cu<sub>2</sub>0 を, n 型半導 体として室温(RT)または,840 で形成し た n-SiC スパッタ膜を用いた . p-Si/n-Si に 電子捕獲層を挟んだ p-Si/SiO,/n-Si 構造で は /- // 特性にヒステリシスが出現するが, 繰 り返し特性が得られなかった(表1の#8). ショットキ ダイオードでは上部半導体に それぞれ室温,400 ,550 で形成した n-SiC, n-NiO,, n-TiO,層を,下部半導体に室温(RT) または,840 で形成した n-SiC スパッタ膜 を用いた.n-電子捕獲層としては,SiC を 800 の熱酸化で形成した SiC<sub>x</sub>O<sub>v</sub>, リアクティ ブスパッタ法を導入して形成した Sio,, また は,SiN<sub>x</sub>を用いた.SiO<sub>x</sub>は室温で形成し,SiN<sub>x</sub> は主に 400 で形成した.電子捕獲層として, また, SiC 上の AI を 550 で熱酸化すること で形成した Al<sub>2</sub>O<sub>2</sub>/SiC<sub>2</sub>O<sub>2</sub>層,また,リアクテ ィブスパッタ膜の Si0, 層を室温と 300 で形 成することで上層に Si0。成分の多い, Si0<sub>2</sub>/Si0<sub>2</sub>を形成して用いた.

上下の金属配線に pn ダイオードが挟まれ た Xpoint 配列に関して,下部配線に AI また は Ti,上部配線に Au を用いた場合の特性を 検討した.この pn ダイオードには本研究で 開発した 200 形成の p-Cu<sub>2</sub>0,室温で形成し た SiO<sub>x</sub>電子捕獲層および n-SiC 層を用いた.

表1.研究を実施したメモリダイオードの表

| #  | 構成    | 上部<br>半導体           | 電子捕獲層                                                           | 下部<br>半導体 | 基板        | 閾値<br>電圧<br>(V) | on/off<br>回数(en-<br>durance) |
|----|-------|---------------------|-----------------------------------------------------------------|-----------|-----------|-----------------|------------------------------|
| 1  | pn Di | p-Ag <sub>2</sub> O | SiC <sub>x</sub> O <sub>y</sub>                                 | n-SiC     | n-Si(111) | 3               | 10 <sup>5</sup>              |
| 2  | pn Di | p-Cu <sub>2</sub> O | SiC <sub>x</sub> O <sub>y</sub>                                 | n-SiC     | n-Si(111) | 5.5             | 10 <sup>5</sup>              |
| 3  | pn Di | p-Cu <sub>2</sub> O | SiO <sub>x</sub> (RT)                                           | n-SiC(RT) | n-Si(111) | 5.5             | >103                         |
| 4  | pn Di | p-Cu <sub>2</sub> O | SiO <sub>2</sub> /SiOx (RT)                                     | n-SiC(RT) | n-Si(111) | 5               | $3	imes10^{6}$               |
| 5  | pn Di | p-Cu <sub>2</sub> O | $SiO_x$ (RT)                                                    | n-SiC(RT) | n-Si(111) | 5               | 107                          |
| 6  | pn Di | p-Cu <sub>2</sub> O | SiN <sub>x</sub> (RT)                                           | n-SiC     | n-Si(111) | 6               | 3×10 <sup>5</sup>            |
| 7  | pn Di | p-Cu <sub>2</sub> O | Al <sub>2</sub> O <sub>3</sub> /SiC <sub>x</sub> O <sub>y</sub> | n-SiC(RT) | n-Si(111) | 4               | $3	imes10^{6}$               |
| 8  | pn Di | p-Si                | SiO <sub>2</sub> /SiOx (RT)                                     | ÷         | n-Si(111) | 5               | х                            |
| 9  | SB Di | n-SiC(RT)           | SiO <sub>x</sub> (RT)                                           | n-SiC(RT) | n-Si(111) | 6               | -                            |
| 10 | SB Di | n-SiC(RT)           | SiO <sub>2</sub> /SiOx (RT)                                     | n-SiC(RT) | n-Si(111) | 5               | 1                            |
| 11 | SB Di | n-TiO <sub>x</sub>  | Al <sub>2</sub> O <sub>3</sub> /SiC <sub>x</sub> O <sub>y</sub> | n-SiC(RT) | n-Si(111) | 9               | >100                         |
| 12 | SB Di | n-NiO <sub>x</sub>  | SiC <sub>x</sub> O <sub>y</sub>                                 | n-SiC     | n-Si(111) | 7               | >103                         |
| 13 | pn Di | p-Cu <sub>2</sub> O | SiO <sub>x</sub> (RT)                                           | n-SiC(RT) | Al or Ti  | 6 or 5          | 1                            |

#### 4.研究成果

(1)酸化物の半導体特性と導電型

酸化温度を変えて作製し,ホットプローブ 法で,Ag<sub>2</sub>0,Cu<sub>2</sub>0ではp型半導体,NiO<sub>x</sub>,TiO<sub>x</sub> ではn型半導体の特性が得られた.XPS測定 からも銀酸化物,銅酸化物ではp型導電型を 示す Ag<sub>2</sub>0,Cu<sub>2</sub>0(図1)の形成を確認した. また,XPS から酸化物半導体/n-SiC 界面に SiC<sub>x</sub>O<sub>y</sub>不完全酸化膜の形成を確認した(*x*≥0, *y*>0).この酸化膜の厚みは2-5nmに制御した.

# (2)メモリダイオードの *I-V*, *C-V*特性

p-Ag<sub>2</sub>0/n-SiC,および,p-Cu<sub>2</sub>0/n-SiC がダ イオード特性を示し,pn 半導体の接合特性の 出現することが判った(図2).また,SiCの



図 1 .p-Cu<sub>2</sub>0/SiC<sub>x</sub>0<sub>y</sub>/n-SiC メモリダイオードの深さ方向 の XPS スペクトル, AES スペクトルの変化(Cu<sub>2</sub>0, SiC<sub>x</sub>0<sub>y</sub> の形成が判る).

酸化により SiC<sub>x</sub>O<sub>y</sub> 不完全酸化膜を挿入した p-Ag<sub>2</sub>O/SiC<sub>x</sub>O<sub>y</sub>/n-SiC, および, p-Cu<sub>2</sub>O/SiC<sub>x</sub>O<sub>y</sub>/ n-SiC 構造の素子(表1の#1,#2)では,正 電圧(順方向電圧)で電流が大(低抵抗,on) 小(高抵抗 off)に変化するヒステリシス の現れることが判った(図2).この on/off 状態はメモリ効果を示した.したがって本素 子は,不揮発性のメモリ効果と整流特性を示 し,本素子を「メモリダイオード」と称した.



図2.p-Ag<sub>2</sub>0/n-SiC,および,p-Cu<sub>2</sub>0/n-SiCのダイオー ド特性と,SiC<sub>x</sub>0<sub>y</sub>を挿入したp-Ag<sub>2</sub>0/SiC<sub>x</sub>0<sub>y</sub>/n-SiC,およ び,p-Cu<sub>2</sub>0/SiC<sub>x</sub>0<sub>y</sub> /n-SiCのメモリ効果.



図3 p-Cu<sub>2</sub>0/SiC<sub>x</sub>0<sub>y</sub>/n-SiCメモリダイオードのC-V特性.

p-Cu<sub>2</sub>O/SiC<sub>4</sub>O<sub>2</sub>/n-SiC メモリダイオードを 例に C-V 特性を示す.負電圧に印加した後, 正電圧側で正電圧側にシフトし,負電荷に帯 電したことが予測される.順方向では off 状 態を示し,正の閾値電圧印加で on 状態に遷 移する.そのとき,C-V特性は負電圧側にシフトし,中性状態に戻ると予測された.即ち, 捕獲準位はアクセプター型で,電子の充放電で,素子の状態がoff onに遷移する.

### (3)動作機構と書き込み速度

XPS, *I-V*, *C-V* 特性より,メモリダイオー ドの動作機構は以下のように分析できた(図 4).負の閾値電圧の印加でアクセプター準 位に電子が捕獲されると pn 界面のポテンシ ャルが上昇して,順方向の電子および正孔の 流れが抑制される(off 状態).*C-V*特性は正 電圧側にシフトする.また,正電圧の閾値電 圧の印加でアクセプター準位から電子が放 出されると,pn 界面の準位が下がり,順方向 の電流が上昇する(pn 状態).*C-V* 特性は負 電圧側にシフトする(中性状態に戻る).動 作速度を律速する書き込み速度については フラッシュメモリを超える 20µs 以下を得た.



図4.XPS, *I-V*, *C-V* 特性から得られる本メモリダイオ ードの動作原理

## (4)多值特性

off 状態から on 状態に遷移する書き込み電 圧を変化することで, on 抵抗を変化できるこ とが判った.即ち,捕獲電子の放出量が制御 できることを示している.これにより,図5 に示すように多値(ここでは4値の例を示す) 動作を制御できることを示した.



図5.本メモリダイオードの4値動作制御例.

(5)電子を捕獲する欠陥準位の特性解析 様々な Si 不完全酸化物の形成法により, 酸化膜の成分を変化し,成分を XPS で分析し (図6左),/-//特性(図6右)との相関を調 べた.その結果,Si<sup>3+</sup>以上の高次酸化物はメ



図6.電子捕獲層に酸化成分を変えたときの I-V 特性. Si0 成分があるときにヒステリシス効果が出現する.

(6)SB 金属/n 型半導体/電子捕獲層/n 型半導体構造による電流制御(メモリ効果)と整流 特性の発現

これまでの結果から,同一導電型の半導体 の中間にメモリ効果を出現する電子捕獲層 を挿入して,電流の大小を制御すると同時に ショットキ 接触による整流特性を得る SB 金属/n型半導体/電子捕獲層/n型半導体構造 のメモリダイオードを検討した.検討した素 子構造を表1のリストの#9~#12 に掲げる. 結果として,電流制御と整流特性を得ること を提示できた.エンデュランス特性は不十分 であったが,今後の新しい構造のメモリダイ オードとして期待される.

(7)高安定エンデュランス特性を示す SiN<sub>x</sub>電 子捕獲層に用いたメモリダイオード

リアクティブスパッタ法を導入して,スパ ッタガスとして[Ar]: [N<sub>2</sub>]のガス量を変えて, 組成と厚みを独立に制御し,メモリ特性の出 現を探索した結果 Si リッチのSiN<sub>x</sub>を用いる ことで,エンデュランス特性において安定し た on 電流,off 電流を示すメモリダイオード (表1の#6)を取得できた(図7).これは, 電子捕獲層をスパッタ法で形成したため, p-Cu<sub>2</sub>0/n-SiC層から明瞭に分離した電子捕獲 層が挿入でき,電子の捕獲量・放出量が繰り 返し一定に再現したためと解析した.

(8)電子捕獲層の構造(構成)と電極材料と エンデュランス特性の向上

Si酸化物電子捕獲層として,組成と厚みを 独立に制御できるリアクティブスパッタ法 にアフターアニールを組み合わせ,SiO<sub>2</sub>/SiO<sub>x</sub> 層を形成した(表10#4).また,AIの熱酸 化を用いて AI<sub>2</sub>O<sub>3</sub>/SiC<sub>x</sub>O<sub>y</sub>電子捕獲層を形成し た(表10#7).いずれも酸化度の低い層か ら成るSiO<sub>x</sub>,或いは,AIO<sub>x</sub>/SiC<sub>x</sub>O<sub>y</sub>電子捕獲層 を用いた素子より,エンデュランスが3桁上 昇し,3×10<sup>6</sup>回を達成した.これは電子捕獲



図7.リアクティブスパッタ法で形成した SiNx 電子捕 獲層を用いた高安定エンデュランス特性を示すメモリ ダイオード

層上層の酸化膜の印加電界強度が増加し,一 定量の電子の充放電の再現性が向上したた めと解析した.また,上部電極材料を変える ことで10<sup>7</sup>回を達成した(表1の#5).



図8.電子捕獲層上層の電界強度が増加するように構成 したメモリダイオードの高エンデュランス特性.

(9)200 以下の低温度の製造プロセスの開 発とクロスポイント配列用の金属間に形成 したメモリダイオード

室温成膜の Si0<sub>x</sub>/n-SiC を用いたメモリダ イオードを開発し(#3), Cu の酸化温度を上 限とする 200 以下の製造プロセスを開発し た.開発した低温製造プロセスを用いて、下 部電極に AI または Ti,上部電極に Au 用いた クロスポイント配列用のメモリダイオード を作成し,不揮発性メモリ特性を取得した (#13).同時に 144 ドットのクロスポイント 配列を試作した.

## (10)成果のまとめ

提案したクロスポイント配列に適した不 揮発性メモリ特性と整流特性を併せ持つメ モリダイオードについて,基本構造と動作機 構を明らかにした.メモリ効果に寄与する電 子捕獲欠陥の起源を分析し,電子捕獲層の構 造とメモリ特性との相関について明らかに した.得られたメモリダイオードのエンデュ ランス、書き込み速度の個別特性として、10<sup>7</sup> 回、< 20µs が得られ、現行のフラッシュメ モリを超える特性を取得した.さらに,200 以下の低温製造プロセスの開発に至り,クロ スポイント配列への適合性を提示した. 5.主な発表論文 〔雑誌論文〕(計5件) Ryosuke Watanabe, Takahiro Tsukamoto, Koichi Kamisako, Yoshiyuki Suda, Crystallinity control of SiC grown on Si by sputtering method, J. Crystal Growth, 査読有り、vol. 463, 2017, pp. 67-71, DOI: http://dx.doi.org/10.1016/ j.jcrysgro.2017.01.042 Atsushi Yamashita, Takahiro Tsukamoto, Yoshiyuki Suda, p-Cu<sub>2</sub>O/SiO<sub>x</sub>/n-SiC/n-Si memory diode fabricated with roomtemperature-sputtered n-SiC and SiO<sub>x</sub>, Jpn. J. Appl. Phys., 査読有り, vol. 55, 2016, pp. 124103(1) - 124103(5), DOI: http://doi.org/10.7567/ JJAP.55.124103 土屋充沙, <u>塚本貴弘</u>, <u>須田良幸</u> p-Cu<sub>2</sub>O/AIO,/n-SiC/n-Si 構造の不揮 発性 pn メモリダイオードと低電圧 動作, 信学技報, 査読無し, 116巻, 2016, pp.17-20. Atsushi Yamashita, Yoshihiko Sato, Takahiro Tsukamoto, and Yoshiyuki Suda, p-Cu<sub>2</sub>O/SiC<sub>2</sub>O<sub>2</sub>/n-SiC/n-Si memory diode having resistive nonvolatile memory and rectifying behaviors, Applied Physics Express, 査読有り, vol. 7, 2014, pp. 074203(1) - 074203(4), DOI: http:// dx.doi.org/10.7567/APEX.7.074203 山下敦史,<u>塚本貴広,須田良幸</u>, p-Cu<sub>2</sub>O/SiO<sub>x</sub>/n-SiC 構造 pn メモリダ イオードの低温形成、信学技報、査読 無し, 114 巻, 2014, pp. 43-47. [学会発表](計10件) 素村晃浩,<u>塚本貴広</u>,加藤格,雑賀章浩, 須田良幸, p-Cu<sub>2</sub>0/SiN<sub>2</sub>/n-SiC/n-Si 構造 の抵抗変化型不揮発性メモリダイオード, 第 64 回応用物理学会春季学術講演 会,2017年3月14日~3月17日,パ シフィコ横浜(神奈川県, 横浜市). 土屋充沙, <u>塚本貴広</u>, 加藤格, 雑賀章浩, 須田良幸, SiC<sub>2</sub>0,およびSiO<sub>2</sub>電子捕獲層 を用いた不揮発性 pn メモリダイオードの 特性制御SiC<sub>1</sub>0,およびSiO<sub>1</sub>電子捕獲層を 用いた不揮発性 pn メモリダイオードの特 性制, 第64回応用物理学会春季学術 講演会, 2017 年 3 月 14 日 ~ 3 月 17 日,パシフィコ横浜(神奈川県,横 浜市). Misa Tsuchiya, Tsukamoto Tsukamoto and Yoshiyuki Suda, p-Cu<sub>2</sub>O/AIO<sub>x</sub>/n-SiC/ n-Si-structured nonvolatile pn memory diode with low switching voltages, 29th Int. Microprocesses and Nanotechnology Conf., Nov. 8, 2016-Nov. 11, 2-16, 2016, ANA Crowne Plaza Kyoto (Kyoto-Fu, Kyoto-City). 土屋充沙, 塚本貴弘, 須田良幸,

p-Cu<sub>2</sub>0/AIO<sub>4</sub>/n-SiC/n-Si 構造の不揮発性 pn メモリダイオードと低電圧動作,電子 情報通信学会電子デバイス研究会, 2016 年7月23日~7月24日,首都大学東京(東 京都,八王子市). 岩佐太陽,<u>塚本貴広,須田良幸</u>, Au/CuO<sub>x</sub>/(Cu<sub>x</sub>Ni<sub>y</sub>Si<sub>z</sub>)<sub>m</sub>O<sub>n</sub>/n-Si 構造の抵抗変 化型不揮発性メモリ,第63回応用物理 学会春季学術講演会, 2016年3月19 日~3月22日,東京工業大学(東京 都, 目黒区). Yoshiyuki Suda, Takahiro Tsukamoto, Nobumitsu Hirose, Akifumi Kasamatsu, Toshiaki Matsui, and Takashi Mimura, SiGe Sputter Epitaxy and Its Application to SiGe 2D Devices, Collaborative Conference on Crystal Growth Energy Materials Nanotechnology, Dec. 14, 2015-Dec. 17, 2015, Eaton Hotel (Hong Kong, China). , 岩佐太陽,<u>塚本貴広</u>,<u>須田良幸</u>, Au/CuO<sub>x</sub>/NiO<sub>x</sub>/n-Si 2 層金属酸化物構 造の抵抗変化型不揮発性メモリ、第 62 回応用物理学会春季学術講演会, 2015年3月11日~3月14日, 東海 大学(神奈川県,平塚市). 土屋充沙,山下敦史,<u>塚本貴広</u>, <u>須田良幸</u>, p-Cu<sub>2</sub>O/AIO<sub>x</sub>/n-SiC pn ダ イオード構造の抵抗変化型不揮発性 メモリ,第62回応用物理学会春季学 術講演会, 2015 年 3 月 11 日 ~ 3 月 14日,東海大学(神奈川県,平塚市). Kyohei. Kida, Takahiro Tsukamoto and Yoshiyuki Suda, AI/AIO<sub>x</sub>/SiC<sub>x</sub>O<sub>y</sub>/SiC/ n-Si Structured Resistive Nonvolatile Memory Formed by Autoxidation of AI, 27th Int. Microprocesses and Nanotechnology Conf. Nov. 4, 2014-Nov. 7, 2014, Hilton Fukuoka Seahawk (Fukuoka Pref., Fukuoka City). 山下敦史, <u>塚本貴広</u>, <u>須田良幸</u>, p-Cu<sub>2</sub>0/ SiO<sub>x</sub>/n-SiC pn ダイオード構造抵抗変化型 メモリの低温形成技術,第75回応用物理 学会学術講演会, 2014年9月17日~9月 20日,北海道大学(北海道,札幌市). [その他]

てその他う ホームページ http://www.tuat.ac.jp/~boss

6.研究組織 (1)研究代表者 須田 良幸(SUDA YOSHIYUKI) 東京農工大学・大学院工学研究院・教授 研究者番号:10226582

(2)研究分担者
塚本 貴広(TSUKAMOTO TAKAHIRO)
東京農工大学・大学院工学研究院・助教研究者番号:50640942