計算量を低減した画像および音声符号器の並行プロセッサのアーキテクチャ設計
Project/Area Number |
02F00147
|
Research Category |
Grant-in-Aid for JSPS Fellows
|
Allocation Type | Single-year Grants |
Section | 外国 |
Research Field |
電子デバイス・機器工学
|
Research Institution | Tokyo Institute of Technology |
Principal Investigator |
國枝 博昭 東京工業大学, 大学院・理工学研究科, 教授
|
Co-Investigator(Kenkyū-buntansha) |
ADIONO Trio 東京工業大学, 大学院・理工学研究科, 外国人特別研究員
|
Project Period (FY) |
2002 – 2003
|
Project Status |
Completed (Fiscal Year 2003)
|
Budget Amount *help |
¥2,100,000 (Direct Cost: ¥2,100,000)
Fiscal Year 2003: ¥1,000,000 (Direct Cost: ¥1,000,000)
Fiscal Year 2002: ¥1,100,000 (Direct Cost: ¥1,100,000)
|
Keywords | ビデオ符号化 / システム・オン・チップ / マルチスレッド / リアルタイム / テレビ会議 / FPGA / MPEG4 / H.263 / 動画像 / LSI / アルゴリズム |
Research Abstract |
マルチスレッドプロセッサを用いた低ビットレートのビデオ/オーデイオ符号化の実現を主な研究テーマとしております。研究はソフトウェアデザィンとハードウェアデザィンの両面から行っております。ソフトウェアデザインにおけるビデオ符号化は、複数の独立した並列プロセスにより実装されております。それに付け加える形で、複雑かつ大量の処理を低コストなハードウェアに依存する形でシステム全体を実現しております。 ハードウェアデザインはシステム・オン・チップ(SOC)を念頭においた手法で設計されております。SOCにおいて計算の並列化を目的として、複数の専用プロセッサを併用することにより、効率的な並列計算が可能となります。それぞれのプロセッサエンジンは、それぞれ専用の目的に利用され単一スレッドの処理を行い、これらを汎用の主プロセッサで制御しております。本研究の成果の1つとして、汎用プロセッサによるコプロセッサの新しいスケジューリングが挙げられます。メインプロセッサは動的スケジューリングを行い、コプロセッサ側で書き換え可能なメモリ制御機能を保持しております。これはマクロブロックベースの処理を主プロセッサから分離して、並列性を向上させます。 ソフトウェア単一の実装も行い、これはリアルタイムテレビ会議システムを実現しております。これは特に複数国間での通信テストも行っております。ハードウェアへの実装は、約35万ゲートのLSIで設計され、またプロトタイプはFPGAに実装した後に試験を行いました。
|
Report
(2 results)
Research Products
(8 results)