• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

分散遺伝的アルゴリズムに基づくVLSIフロアプラン設計

Research Project

Project/Area Number 06558042
Research Category

Grant-in-Aid for Developmental Scientific Research (B)

Allocation TypeSingle-year Grants
Research Field 計算機科学
Research InstitutionHiroshima University

Principal Investigator

吉田 典司  広島大学, 工学部, 教授 (60037728)

Co-Investigator(Kenkyū-buntansha) 小出 哲士  広島大学, 工学部, 助手 (30243596)
若林 真一  広島大学, 工学部, 助教授 (50210860)
Project Period (FY) 1994
Project Status Completed (Fiscal Year 1994)
Budget Amount *help
¥3,600,000 (Direct Cost: ¥3,600,000)
Fiscal Year 1994: ¥3,600,000 (Direct Cost: ¥3,600,000)
KeywordsVLSI / レイアウト設計 / フロアプラン設計 / 遺伝的アルゴリズム / 分散アルゴリズム / ヒューリスティックアルゴリズム / 組合せ最適化 / 配置設計
Research Abstract

本研究では,VLSIチップのフロアプラン設計に注目し,分散遺伝的アルゴリズムに基づくVLSIフロアプラン設計手法を開発することを目的として,研究を行った。本年度に得られた主な成果を以下にまとめる。
1.生態ピラミッドの概念を取り入れた分散遺伝的アルゴリズムの提案:最適解を求めることが困難な組合せ最適化問題に対し,遺伝的アルゴリズムに生物界における生態ピラミッドの概念を取り入れた分散遺伝的アルゴリズムを提案し,ハイパーグラフ分割問題に適用して,提案アルゴリズムの有効性を実験的に検証した。
2.遺伝的アルゴリズムによるスタンダードセル配置手法の開発:スタンダードセル方式VLSIチップのセル配置設計に対し,遺伝的アルゴリズムに基づく論理回路分割手法と線形計画法を組み合わせたスタンダードセル配置手法を提案し,計算機実験により提案手法の有効性を確認した。
3.トボロジ制約に基づくフロアプランニング手法の開発:VLSIチップのフロアプラン設計に対し,ブロック配置におけるトポロジ制約を動的に変更しながらフロアプラン設計を行うヒューリスティックアルゴリズムを開発し,計算機実験により提案手法の有効性を確認した。
4.タイミング制約を考慮したパフォーマンスドタブンスタンダードセル配置手法の開発:VLSIチップのレイアウト設計手法において,与えられたタイミング制約を満たすセルの配置を求めるセル配置手法を提案した。提案配置手法では,まずタイミング制約を考慮した最小カット配置手法により高速に初期配置を求める。次に、非線形計画法に基づく配置改良手法により配置改良を行う。最後にタイミング制約を考慮した列割り当て手法でセルを列状に配置する。提案手法を計算機上に実現し,ベンチマークデータを用いて実験を行った結果,提案手法の有効性を確認した。

Report

(1 results)
  • 1994 Annual Research Report
  • Research Products

    (6 results)

All Other

All Publications (6 results)

  • [Publications] 上土井 陽子: "生態ピラミッドの概念を取り入れた遺伝的アルゴリズムの提案" 京都大学数理解析研究所講究録「アルゴリズムと計算量理論」. (印刷中).

    • Related Report
      1994 Annual Research Report
  • [Publications] 若林 真一: "論理回路分割と線形計画法に基づく階層的スタンダードセル配置手法" 情報処理学会第49回全国大会講演論文集. 6. 109-110 (1994)

    • Related Report
      1994 Annual Research Report
  • [Publications] 若林 真一: "遺伝的ハイパーグラフ分割手法の分散アルゴリズム化" 平成6年度電気・情報関連学会中国支部第45回連合大会講演論文集. 431-432 (1994)

    • Related Report
      1994 Annual Research Report
  • [Publications] Tetsushi Koide: "A Floor planning Method with Topological Constraint Manipulation in VLSI Building Block Layout" IEICE Transactions on Fundamentals of Electronics,Communications and Computer Sciences. E77-A. 2053-2057 (1994)

    • Related Report
      1994 Annual Research Report
  • [Publications] 小出 哲士: "非線形計画法に基づくパフォーマンスドリブンスタンダードセル配置手法" 情報処理学会DAシンポジウム‘94論文集. 37-42 (1994)

    • Related Report
      1994 Annual Research Report
  • [Publications] 小出 哲士: "非線形計画法に基づくタイミング制約を考慮した配置手法" 第8回回路とシステム軽井沢ワークショップ講演論文集. (印刷中).

    • Related Report
      1994 Annual Research Report

URL: 

Published: 1994-04-01   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi