Project/Area Number |
09J02930
|
Research Category |
Grant-in-Aid for JSPS Fellows
|
Allocation Type | Single-year Grants |
Section | 国内 |
Research Field |
Electronic materials/Electric materials
|
Research Institution | Tohoku University |
Principal Investigator |
藤井 俊太朗 東北大学, 大学院・工学研究科, 特別研究員(DC2)
|
Project Period (FY) |
2009 – 2010
|
Project Status |
Completed (Fiscal Year 2010)
|
Budget Amount *help |
¥1,400,000 (Direct Cost: ¥1,400,000)
Fiscal Year 2010: ¥700,000 (Direct Cost: ¥700,000)
Fiscal Year 2009: ¥700,000 (Direct Cost: ¥700,000)
|
Keywords | 薄膜トランジスタ / 多結晶シリコン / レーザー結晶化 / 移動度 / ばらつき / ワイヤ / 歪 / 基板バイアス |
Research Abstract |
多結晶シリコン(Polycrystalline Silicon: Poly-Si)薄膜トランジスタ(Thin-Film Transistor: TFT)の性能向上のためには、移動度向上が必要である。移動度向上のためには結晶グレインサイズを大きくすることが有効であるが、グレインサイズが大きいTFTでは、各グレインの結晶方位の不均一により、素子間で移動度が大きくばらつくことが問題となっている。本研究では、連続発振レーザー結晶化により、平均長さが20μm、平均幅が2μmの横方向成長結晶グレインを形成し、Poly-Si TFTを作製した。作製したPoly-Si TFTの素子間移動度ばらつきの解析結果に基づき、ワイヤ形状の素子構造を用いて素子間移動度ばらつきの低減を試みた。 横方向成長結晶グレインをチャネルとするPoly-Si TFTの素子間移動度ばらつきのチャネル面積依存性を解析した結果、素子間移動度ばらつきは、チャネル中に存在するグレイン個数(N)によって決定され、N^<-1/2>に比例することがわかった。この結果から、異なる結晶面方位を有する表面をチャネル上に複数存在させることが素子間移動度ばらつきの低減に有効と考え、素子構造をワイヤ形状とした。横方向成長結晶グレインをチャネルとする平面構造とワイヤ構造のPoly-Si TFTを試作し、素子間移動度ばらつきを比較した。その結果、ワイヤ構造により素子間移動度ばらつきは41%低減した。さらに、ワイヤ構造により、連続発振レーザー結晶化によってPoly-Si膜内部に生じた引っ張り歪が、電子移動度の向上に有効な1軸性の歪となり、平面構造よりも、電子移動度向上は8%向上した。以上の結果から、ワイヤ構造が、横方向成長結晶グレインをチャネルとするPoly-Si TFTの素子間移動度ばらつき低減と電子移動度向上の両方に有効であることがわかった。
|
Report
(2 results)
Research Products
(7 results)