Project/Area Number |
09J55072
|
Research Category |
Grant-in-Aid for JSPS Fellows
|
Allocation Type | Single-year Grants |
Section | 国内 |
Research Field |
Computer system/Network
|
Research Institution | Tohoku University |
Principal Investigator |
白濱 弘勝 Tohoku University, 大学院・工学研究科, 特別研究員(DC2)
|
Project Period (FY) |
2009 – 2010
|
Project Status |
Completed (Fiscal Year 2009)
|
Budget Amount *help |
¥700,000 (Direct Cost: ¥700,000)
Fiscal Year 2009: ¥700,000 (Direct Cost: ¥700,000)
|
Keywords | 多値回路 / 電流モード回路 / ダイナミック回路 / 適応的電流制御 / 超並列プロセッサ |
Research Abstract |
本研究では,電流モード多値回路を活用した200GOPS/W級超並列プロセッサの実現を目的とし,(1)演算ユニットの低消費電力化・コンパクト化,(2)演算ユニット間データ転送の低消費電力化,配線数削減を行った. (1)については,筆者の考案したダイナミック回路に基づく低消費電力静的保持回路の活用による低消費電力化と4値電流モード回路の活用によるマルチプレクサの簡単化により,演算ユニットの消費電力を74%にトランジスタ数を68%にまで削減した.(2)については,筆者の考案した演算に不要な電流をカットする適応的電流制御手法の活用による低消費電力化と4値電流モード回路の活用による一配線上への2ビット情報の重畳により,演算ユニット間データ転送の消費電力を90%に,配線数を50%に削減した. また,これらの回路の動作検証のため,複数の演算ユニットから構成される演算ブロックのチップを試作した.その際に,(3)電流モード多値回路の信頼性の向上,(4)電流モード多値回路の設計期間の短縮を行った. (3)については,電流モード多値回路の基本構成要素にトランジスタのパラメータばらつきを吸収するためのフィードバック機構を付加することにより,信頼性を向上した.(4)については,電流モード多値回路の基本ゲートIPを実現すると同時に,それらを自動配置配線するフローを活用した. 今後の課題として,(1)と(2)を同時に活用した際における,超並列プロセッサの性能を評価することが重要となる.
|
Report
(1 results)
Research Products
(2 results)