## 科学研究費助成事業 研究成果報告書

平成 30 年 6 月 8 日現在



交付決定額(研究期間全体):(直接経費) 3,700,000円

研究成果の概要(和文):電磁界シミュレーションの産業応用への効率的な活用技術開拓を目途し,ターンアラウンドタイムが短く即応性があり試行錯誤的な製品設計にも利用可能なポータブルHPC技術の有力な方式として専用計算機の方法に着目し,これを市販のFPGA基板にて実現する方式の検討を行った.とりわけ,本研究計画ではマイクロ波シミュレーションをターゲットとしたFDTD法専用計算機の開発を行った.既にデータフローアーキテクチャに基づく超高性能計算が可能な回路方式は提案しており,本計画では,実用利用に耐えうるマシンとすべく,数値モデルに対する柔軟性,大規模計算のための領域分割機能の実装を検討し,実用化に向けた具体的な進展を得た.

研究成果の概要(英文): To aim to establish a portable high-performance computing technology which can be effectively used in design of electromagnetic devices and machines in industry, a method of dedicated computer was considered. In particular, ultra-high performance dedicated computer system for microwave simulations by the finite-difference time-domain (FDTD) method was proposed based on a dataflow architecture. In this project, to apply the dedicated computer for realistic analysis, common digital circuits for various kinds of numerical model including dispersive materials and operation of domain decomposition method for large scale simulation are considered. The circuit of the dedicated computer designed using the VHDL, and it was confirmed that the dedicated computer would work normally by using VHDL logic simulation for the machine operation.

研究分野:電気電子工学

キーワード:マイクロ波シミュレーション ハイパフォーマンスコンピューティング 専用計算機 リコンフィグラ ブルコンピューティング FDTD法 FPGA データフローアーキテクチャ 1.研究開始当初の背景

パソコン等の高性能化, 商用ソフトウェア の充実化に伴い、高周波回路、マイクロ波フ ィルタ,小型アンテナなど高周波電子機器設 計の場において,マイクロ波シミュレーショ ンの利用が高まり,かつ,重要な設計ツール となりつつある.しかしながら,実物全体の 数値モデルでのシミュレーションを行うた めには,計算は複雑かつ大規模になり,パソ コンでは一つのシミュレーションに数時間 ~数日要する場合もしばしばあり,必ずしも, 多数回の繰り返し計算が要求される設計作 業にはマイクロ波シミュレーションが有効 に使えないケースが生じている.このような 製品設計などの産業応用に要求される " ポー タブルな" ハイパフォーマンスコンピュー ティング(HPC)技術の一つの可能性とし て,専用計算機の方法がある.すなわち,計 算したいターゲットをマイクロ波シミュレ ーション等にしぼり,メモリアクセスも含め それ専用に最適化されたアーキテクチャや ハードウェアを構成することにより,小型, 省電力,安価で,HPCシステムが実現でき る.このような背景から,その自然な流れと して,実際,実用的な回路規模のFPGAが 普及しはじめた 2001 年頃より, マイクロ波 シミュレーションで最も標準的な計算スキ ームであるFDTD法をハードウェア化す る試みが活発化し,我々のグループも含め, 市販のFPGA評価ボードやカスタムプリ ント基板などによるFDTD法専用計算機 の開発が世界的に複数の研究機関で進めら れた.これらの試みでは,当初の設計通りの 効率的な計算処理や予測性能の達成は確認 されたものの,その一方で,その絶対性能自 体は必ずしも高くなく,概ねハイエンドの汎 用パソコン程度にとどまっていた.これら従 来の専用計算機では,(その当時の F P G A 仕様の制約から)必ずしも FDTD法に潜在 する並列処理性をすべて引き出すような計 算アーキテクチャにはなっておらず,したが って,より効率のよい計算アーキテクチャを 採用することにより、FPGAの動作速度の 遅さを十分埋め合わせるのみならず,GPU 計算機を超え,スーパーコンピュータに匹敵 するペタフロップス相当の性能のポータブ ルHPCシステムを構築できる可能性があ る.このような背景および観点から,我々は, これまで, FDTD法に潜在する並列処理性 をフルに引き出すことのできるデータフロ ーアーキテクチャ方式の FDTD法専用計 算機の方式検討を行ってきた.

## 2.研究の目的

上述のように,データフローアーキテクチャ の3次元FDTD法専用計算機は,これまで の研究で,すでに,データの入出力も含む全 体動作,単位グリッド回路構成,完全導体・ 誘電体・PML吸収境界条件の自動設定方法 を含め詳細なハードウェアのVHDL回路 設計を行い,論理シミュレーションでの動作 確認まで完了していた.本研究計画では,同 専用計算機に実用利用に耐えうる機能・性能 を装備させるべく,専用計算機開発における 大きな課題である数値モデルに依存しない 柔軟なハードウェア設計,大規模計算機能の 実現を目途した開発作業を行う.具体的には, (1)水,プラズマ等,種々の分散媒質を取扱 えるハードウェア回路の検討と論理シミュ レーション

(2) 大規模問題取扱いのための領域分割動作 の方式検討,及び論理シミュレーション を行い,データフローアーキテクチャ方式の 3次元FDTD法専用計算機の実現可能性 を明らかにする.

## 3.研究の方法

従来の専用計算機の絶対性能が低く留まっ ていた原因は, F P G A の動作速度の低さの みならず、その最も大きな原因は、図1のよ うなグリッド離散化した空間でのFDTD 法の計算において,一度の処理で1グリッド 分のみを計算しており,全グリッドを並列処 理できるというFDTD法の利点を生かし 切れていなかったことにある.この並列処理 性を大幅に改善し,超高速なマイクロ波シミ ュレータを実現すべく,本研究計画では,図 2 に示すデータフローアーキテクチャ方式 の3次元FDTD法専用計算機の開発を行 う. すなわち, 3次元グリッド中に, Yee 格子と同じ位置に電磁場の各成分を保持す るレジスタを配置し,これらをFDTD法の 計算が自動的に実行されるよう演算回路で 結線する.(図2(左)に電場,磁場のz成分 の計算回路の例を示す) ただし,このよう な回路を3次元グリッド空間全てに用意す ることは最新のFPGAでも到底不可能な ので,このFDTD法の演算回路は,図2(右) のように最下層にのみ配置し,それより上位 レイヤには場の値を保存するためのレジス タのみを配置する.そして,専用計算機全体 としては,最下層で1層分のFDTD法の計 算が同時実行されたら,順次上位レイヤの場 の値をシフトダウンし入れ替えながら最下 層にて一層ずつFDTD法の演算を実行し ていき,これをz軸方向のレイヤ数分繰り返





図2 データフローアーキテクチャ FDTD 法専用計算機概要

すことにより,1タイムステップ分のFDT D法の計算を行う動作とする(ここでは,こ れを"データフローアーキテクチャ"と称す). このデータフローアーキテクチャの採用に より,4クロックで,2次元の1層分のFD TD法の計算が実行できるため,たとえFP GAが数10 MHz 程度でもGPU計算機をは るかに超える計算性能が実現可能となる. このとき,同マイクロ波シミュレーターの実 用化に際し,専用計算機の方法特有の解決す べき大きな課題として,

(a) マイクロ波シミュレーションという範疇に限定した上で,数値モデルが異なる毎に ハードウェア回路を見直す必要のない様々 な問題に対応できる柔軟な計算回路の実現 (b) 現存最大規模のFPGAでも図2の方式 を実装する場合,可能なグリッドサイズは最 下層の演算部で,高々,16 x 16 程度と実用 的なシミュレーションには全く不十分であ り,限られたハードウェアリソースを有効利 用した大規模計算可能な機能を実装 があり,これらの方法を検討する.

4.研究成果

上記,「研究の方法」の課題(a),(b)に 関し研究計画を実施し,それぞれに対応して, 以下の成果を得た.

(A)研究計画開始の時点で,すでに,真空領域,PML吸収境界条件層,さらに,任意3次元形状の完全導体,誘電体・磁性体を含む数値モデルをハードウェア回路の変更なしに取り扱える方式は提案し,詳細な回路設計も完了していた.本研究計画では,本項目に



図3分散媒質計算用単位グリッド回路

関して,水,プラズマ媒質を取扱うローレン ツ分散媒質モデル,導体を取扱うドルデ分散 媒質モデルのマイクロ波シミュレーション 計算回路の実装を行った.とりわけ,課題(b) にも関連し,これらの機能実装に伴いハード ウェアサイズが増加してしまうと,取扱える グリッド空間がさらに小さくなるため, ハー ドウェアサイズ増加の回避を絶対条件とし た上での検討を行い、図3の基本回路(電場) 磁場のz成分の例)の設計を行った.すなわ ち,従来より,真空領域とその倍の回路サイ ズのPML吸収境界条件層の共通回路化に 伴い,真空領域のマイクロ波シミュレーショ ンでは,約半分の回路が未使用な状態であっ たのに対し、PML吸収境界条件層と分散媒 質領域計算が同時に使用されることがない 点に着目し,この未使用回路部分を再利用し て回路サイズの増加を回避しつつ分散媒質 計算回路の実装を行った.そしてこれを, V HDLにより回路設計し,論理シミュレーシ ョンにより動作確認も行った(図4).

(B) 大きなグリッド空間の計算を行うため の最もシンプルな方法は,複数のFPGAを 連動動作させるやり方であるが,この方法で 実用利用に耐えうる程度の 500 x 500 x 500



(b) 垂直断面での電場強度分布の計算結果図4 マシン動作回路シミュレーション

グリッド空間をカバーするには 1,000 個以 上のFPGAが必要でありコスト面からも 現実的でない.このため,単体のFPGAの みで大きな計算領域を領域分割計算する方 法として, ハードウェアサイズのほとんどを 占めるのが演算レイヤであることに注意し て 図5のように 一つの演算レイヤに対し レジスタレイヤをサブ領域数だけ複数に分 割し,順番に接続を切り替える方式を検討し た.この方式の場合,計算性能は演算レイヤ のサイズで決まり,小さなFPGAを用いた 場合はあまり高くはならないものの,それで も,GPU計算機以上の性能は十分期待でき る.ただし,このとき,領域分割処理に伴う サブ領域間でのデータ交換処理が余分に必 要となり,これを標準的な並列処理システム のようにサブ領域でのFDTD法の演算処 理の間に実行させると大きなオーバーヘッ ドとなり処理性能が低下してしまう.これを 回避すべく,本研究では,図5のように,あ らたにサブ領域境界値格納用バッファ層モ ジュールを導入し, FDTD法の演算処理と 完全に並列にサブ領域間でデータ交換処理 が行える方式を考案し,サブ領域分割間のデ ータ交換処理に伴う性能低下のないアーキ テクチャを提案した.これもまた,VHDL により回路設計し,論理シミュレーションに より領域分割計算がスムーズに行われてい る動作確認も行った(図6).

これらの成果により,標準的なほぼすべての 数値モデルのマイクロ波シミュレーション をハードウェアの変更なしに実行できる機 能を有し,かつ,利用できるハードウェアリ ソースに対応して導入コストと計算性能の トレードオフを自由に選択しながら,柔軟に 本マイクロ波シミュレータ・FDTD法専用 計算機を導入できるオプションが整い,本マ シンの実用利用に向けた大きな進展をみる ことができた.



図5 分散媒質計算用単位グリッド回路

5.主な発表論文等

(研究代表者、研究分担者及び連携研究者に は下線)

〔雑誌論文〕(計 12 件)

- (1) H. Kawaguchi, Design Study of Domain Decomposition Operation in Dataflow Architecture FDTD/FIT Dedicated Computer, IEICE Trans. Electron., Vol.E101-C, No.1, January (2018), pp.20-25.
- (2) H.Kawaguchi and S.Matsuoka, Implementation of Microwave Simulation at Dispersive Material in Dataflow Architecture FDTD Dedicated Computer, IEEE Tran. Magn., Vol.53, no.3 (2018), Article #: 7202104.
- (3) H. Kawaguchi, Improved Architecture of FDTD Dataflow Machine for Higher Performance Electromagnetic Wave Simulation, IEEE Tran. Magn., Vol.52, Issue 3 (2016), Article #:7206604.
- (4)H.Kawaguchi and S.Matsuoka, Conceptual Design of 3D FDTD Dedicated Computer with Dataflow Architecture for High



(a) 方形導波管数値モデル



(b) 水平断面での電場強度分布の計算結果



(c) 垂直断面での電場強度分布の計算結果 図 6 マシン動作回路シミュレーション

Performance Microwave Simulation, IEEE Trans. Magn., Vol.51, Issue 3 (2015), Article#:7202404.

[学会発表](計 48 件)

- (1) H.Kawaguchi, Domain Decomposition Operation of FDTD/FIT Dedicated Computer for Larger Scale Microwave Simulation, Procs. of the 2017 Int. Conf. on Electromagnetics in Advanced Applications (ICEAA), (2017, September, Verona, Iraly), pp1148-1150.
- (2) H.Kawaguchi and S.Matsuoka, Implementation of Microwave Simulation at Dispersive Material in Dataflow Architecture FDTD Dedicated Computer, Proceedings of the 20th International Conference on the Computation of Electromagnetic Fields (COMPUMAG 2017), (2017, June, Doejeon, South Korea), PB-A8-4, Digest ID:101.
- (3) H.Kawaguchi, Consideration on Implementation of Dispersive Materials into FDTD Dataflow Machine, Proceedings of the International Symposium on Electromagnetic Theory (EMTS2016), (2016, August, Espoo, Finland), E22, pp.125-128.
- (4) H.Kawaguchi, Improved Architecture of FDTD Dataflow Machine for Higher Performance Electromagnetic Wave Simulation, Proceedings of the 20th International Conference on the Computation of Electromagnetic Fields (COMPUMAG 2015), (2015, June, Montreal, Canada), PA2-7.
- 6.研究組織
- (1)研究代表者
  - 川口 秀樹(HIDEKI KAWAGUCHI)室蘭工業大学・大学院工学研究科・准教授研究者番号: 90234046