## 科学研究費助成事業(科学研究費補助金)研究成果報告書

平成24年 6月 5日現在

機関番号: 13901

研究種目:基盤研究(B) 研究期間:2009~2011 課題番号:21360168 研究課題名(和文)

高出力ノーマリオフ型GaN MISFETの作製評価の研究

研究課題名 (英文)

Fabrication of normally-off GaN MISFETs for high-power application

研究代表者

水谷 孝 (MIZUTANI TAKASHI) 名古屋大学・工学研究科・教授

研究者番号:70273290

研究成果の概要(和文): p-InGaN/AlGaN/GaN MISFET 新構造を提案し、しきい値電圧として 1.2V のノーマリオフ動作を実現した。さらに 1nm 厚の GaN 薄層を p-InGaN Cap と AlGaN の間に挿入することにより、Cap InGaN 中 Cap と Cap を抑制し、ゲートリーク電流の低減を実現した。

ゲート絶縁膜としては原子層堆積  $A1_20_3$ と  $Hf0_2$ を比較検討し、 $A1_20_3$ の方が素子特性の点で優れていることを示した。またゲート絶縁膜形成前の硫化アンモニウム処理が、またオーミック電極用合金処理の前にゲート絶縁膜を形成する gate first プロセスが過渡応答抑制に有効であることを示した。

研究成果の概要(英文): Novel p-InGaN/AlGaN/GaN MISFET was proposed and normally—off operation of the MISFETs with a threshold voltage of 1.2~V was realized. Concerning the gate insulator, ALD-grown  $Al_2O_3$  was shown to be better than  $HfO_2$  from the view point of transient behavior of the devices.  $(NH_4)_2S$  treatment before the gate insulator deposition and gate first process where gate insulator was deposited before ohmic contact formation was effective in decreasing the interface state density.

## 交付決定額

(金額単位:円)

|         |            |           | (11)       |
|---------|------------|-----------|------------|
|         | 直接経費       | 間接経費      | 合 計        |
| 2009 年度 | 8,100,000  | 2,430,000 | 10,530,000 |
| 2010 年度 | 3,000,000  | 900,000   | 3,900,000  |
| 2011 年度 | 3,000,000  | 900,000   | 3,900,000  |
| 総計      | 14,100,000 | 4,230,000 | 18,330,000 |

研究分野: 電子デバイス工学

科研費の分科・細目: 電気電子工学、電子デバイス・電子機器

キーワード: GaN、MISFET、ノーマリオフ、Al<sub>2</sub>O<sub>3</sub>, InGaN cap、硫化アンモニウム処理、 gate first プロセス

## 1. 研究開始当初の背景

大きな禁制帯幅と高い電子ピーク速度を 有する GaN FET は、従来デバイスにくらべ て一桁以上高い出力を実現できる高周波電 力用素子、高温・電力スイッチ素子として期 待されており、ノーマリオン型 GaN FET は 通信用半導体素子として実用化されつつあ る。一方、よりニーズが高い大電力スイッチ 用途では、安全性の観点からゲートへの入力 がない時には電流が流れないノーマリオフ型 GaN HEMT の実現が必須である。しかしながらノーマリオフ型の場合、素子の寄生抵抗が大きくならざるを得ないばかりか、通常用いられるショットキゲート型素子では、ゲート順方向立ち上がり電圧が1~2V程度と低く、このためオン電流が小さいという課題を有し、素子性能はまったく不十分であり、これらの課題を解決することが強く望まれ

ている。

## 2. 研究の目的

提案済みで高い電流駆動能力を確認済の新構造 GaN MISFET について、界面準位密度の少ないゲート絶縁膜の形成条件を明らかにするとともに、ノーマリオフ動作において高い電流駆動が可能な素子構造を明らかにする。

また、デバイスシミュレーションを用いて 過渡応答特性を初めとするデバイス動作機 構を解明し、これに基づいてデバイス高性能 化の指針を明かにする。

#### 3. 研究の方法

### (1) GaN HEMT のノーマリオフ型化

p-InGaN cap 薄層を AlGaN/GaN えてろ構造 上に形成することによりノーマリオフ型化を実現 する。狙いは InGaN cap 層中に内蔵される分極 電界、および InGaN 中にドープする p 型不純物 によるバンド持ち上げ効果を活用するものである。 結晶成長には MOCVD 法を用いる。

素子特性の評価には FET のしきい値電圧、 ゲートリーク電流測定、ヒステリシス等の電 気特性評価を主体に行う。

結晶構造の評価には、透過型電子顕微鏡 (TEM), エネルギー分散型 X 線分析(EDS)、原子間力顕微鏡等を使って結晶の形状観察を行うとともに、結晶形状と素子特性との対応関係を詳細に検討する。

## (2)ゲート絶縁膜の選択と絶縁膜/AlGaN 界面 の高品質化

ゲート絶縁膜材料としては、高い誘電率を有する $HfO_2$ と $Al_2O_3$ を候補に取り上げ、両材料の特失を比較する。比較は作製したMOSダイオード、MISFETの電気特性評価により行う。

成膜法としては低温成膜が可能で表面被 覆性能のよい原子層堆積法を選択する。成膜 温度、原料ガス供給プログラム等を詳細に検 討し、最適成膜条件を明らかにする。また成 膜前の清浄化処理も重要であり、硫化アンモ ニウムの効果を調べる。

もっとも重要な評価項目はゲート絶縁膜 /AlGaN 界面の高品質化であり、界面準位密度 の低減に重点を置いて検討する。

界面準位密度に影響を与えるのは AlGaN 表面であり、素子作製プロセスと AlGaN 表面状態との関係を詳細に調べる。、

## 4. 研究成果

## (1)ノーマリオフ型トランジスタの実現

GaN HEMT のこれまでの検討は高周波用の ノーマリオン型デバイスが主体であったが、今 後の高出力スイッチング応用を考えた場合、ノ ーマリオフ型化は必須の重要な課題である。

これを実現する方法として、InGaN cap層を

素子表面に導入し、これに伴うひずみ分極によるしきい値電圧の正側へのシフトとそれによるノーマリオフ化を提案し、1.9Vのしきい値電圧シフトによりしきい値電圧0.4Vのノーマリオフ動作を実現した。さらにゲート・ソース間のInGaN capをエッチングすることにより寄生抵抗が低減されることを確認した。これらの結果はInGaN cap導入によるノーマリオフ化の提案の妥当性を示している。また250℃でアニールすることによりショットキ特性を改善し、相互コンダクタンスが130 mS/mmから145 mS/mmに改善されることを示した。

さらなるしきい値電圧の正側へのシフトを実現するため InGaN cap 層に p 型不純物 として Mg をドーピングした構造を検討した ところ、期待どおりアンドープ InGaN cap に較べて 1.4V のより大きなしきい値電圧シフトを実現した。

しかし InGaN cap 素子ではゲートリーク電流の低減が期待されるのみも関わらず、InGaN cap 無しの素子と較べてゲートリーク電流に大きな違いが認められなかった。その原因を微小ショットキーダイオードの電流・電圧特性、TEM 観察、EDS 元素分析等を用いて詳細に検討し、InGaN 中に生じた V字型ピット状欠陥がリーク電流の原因であることを明らかにした。

この問題に対して、1nm 厚の GaN 薄層をInGaN cap と AlGaN cap の間に挿入することによりピット状欠陥の生成を抑制し、その結果ゲートリーク電流の低減に成功した。

# (2) ゲート絶縁膜の選択と絶縁膜/AlGaN 界面の高品質化

high-k  $HfO_2$ をゲート絶縁膜とする A1GaN/GaN MISFETが高い電流駆動能力を有することをこれまでの研究で実証してきたが、 $HfO_2$ ではゲートリーク電流が大きいという課題があった。そこでA1GaNとの伝導帯不連続が大きくゲートリーク電流の低減が期待できる  $A1_2O_3$ 膜を検討した。その結果、 $A1_2O_3$ の方が、ゲートリーク電流が小さくできることを実証した。界面の結晶品質も $A1_2O_3$ の方が良好であることを容量一電圧特性から確認したがまだ不十分であった。

(NH<sub>4</sub>)<sub>2</sub>S処理による界面準位の低減の原因を

明らかにするため、AlGaN/GaN表面のX線電子分光解析を行った。その結果(NH<sub>4</sub>)<sub>2</sub>S処理を行うことにより表面に吸着した酸素が減少すること、S原子が酸素を置換することが明らかとなった。S原子による酸素の置換が界面特性改善の原因となっている可能性が高いが、さらなる検討が必要である。

 $(NH_4)_2S$  処理により界面特性の改善は見られたが、 $Al_2O_3/AlGaN$  界面準位密度やドレイン電流一ゲート電圧特性におけるドレイン電流のヒステリシスが大きいという課題が残った。詳細な検討の結果、 $Al_2O_3$  ゲート絶縁膜形成前のプロセスであるオーミック合金処理時の残留酸素による AlGaN 表面酸化、あるいは窒素空孔生成がこの原因となっている可能性を明らかにした。

その対策として  $Al_2O_3$ ゲート絶縁膜形成をオーミック合金処理前に行う gate first プロセスを考案し、素子作製により、 $Al_2O_3$ /AlGaN 界面準位密度の低減と、MOSHFET のドレイン電流一ゲート電圧特性におけるドレイン電流の上詰まりを改善した。

以上の技術を総合化することにより、高出力ノーマリオフ型 GaN MISFET が実現する見通しが得られた。

## 5. 主な発表論文等

(研究代表者、研究分担者及び連携研究者に は下線)

〔雑誌論文〕(計4件)

- ①E. Miyazaki, Y. Goda, <u>S. Kishimoto</u>, and <u>T. Mizutani</u>, "Comparative study of AlGaN/GaN metal—oxide—semiconductor heterostructure field-effect transistors with Al2O3 and HfO2 gate oxide", *Solid State Electron.* **62**, 152-155 (2011), 查読有, DOI: 10.1016/j.sse.2011.04.017.
- ②Y. Hayashi, <u>S. Kishimoto</u>, and <u>T. Mizutani</u>, "Analysis of transient behavior of AlGaN/GaN MOSHFET", *Solid State Electron.* **54**, 1451-1456 (2010), 查読有, DOI:10.1016/j.sse.2010.07.001.
- ③Y. Hayashi, S. Sugiura, <u>S. Kishimoto</u>, and <u>T. Mizutani</u>, "AlGaN/GaN MOSHFETs with HfO2 gate oxide: A simulation study", *Solid State Electron*. **54**, 1367-1371 (2010), 查読有, DOI:

10.1016/i.sse.2010.03.022.

④S. Sugiura, Y. Hayashi, <u>S. Kishimoto</u>, <u>T. Mizutani</u>, M. Kuroda, T. Ueda, T. Tanaka, "Fabrication of normally-off mode GaN and AlGaN/GaN MOSFETs with HfO2 gate insulator", *Solid-State Electronics* **54**, 79-83 (2010), 查読有, DOI: 10.1016/j.sse.2009.10.007、.

## [学会発表] (計 16件)

- ①(国内会議)宮崎英志、<u>岸本茂、水谷孝</u>,「ゲート先行プロセスによる Al2O3 AlGaN/GaN MOSHFET 特性の改善」,第 59 回春季応用物理学関係連合講演会, 2012.3.17,早稲田大学
- ②(国内会議)山田博之、<u>岸本茂、水谷孝</u>, 「i・GaN 薄層挿入による p・InGaN cap Normally-off 型 AlGaN/GaN HEMT のゲートリーク電流の低減」,第 59 回春季応用 物理学関係連合講演会,2012.3.17,早稲田大学
- ③(国内会議)宮崎英志、<u>岸本茂、水谷孝</u>,「原子層成膜 A1203 をゲート絶縁膜とする GaN MOSHFET の作製・評価」,電気学会電子デバイス研究会,2012.3.8,熱海保養所「一碧荘」
- ④(国際会議) E. Miyazaki and <u>T. Mizutani</u>, "Improvement of the electrical properties of Al2O3/AlGaN/GaN MOSHFETs by (NH4)2S surface treatments", 11<sup>th</sup> Akasaki Research Center Symposium, 2011.12.09, Nagoya
- ⑤ (国内会議) 宮崎英志,<u>岸本茂</u>,<u>水谷孝</u>, 「(NH4)2S 処理による Al2O3 AlGaN/GaN MOS FET 特性の改善」,第 58 回応用物理学関係連合講演会, 2011.03.27,神奈川工科大学
- ⑥ (国際会議) E. Miyazaki, <u>S. Kishimoto</u> and <u>T. Mizutani</u>, "Improvement of the electrical properties of Al2O3/AlGaN/GaN MOSFETs by (NH4)2S surface treatments", *11th Topical Workshop on Heterostructure Microelectronics*, 2011.8.29,, Gifu, Japan.
- ⑦(国際会議) <u>T. Mizutani</u>, X. Li, <u>S. Kishimoto</u>, and F. Nakamura, "NORMALLY-OFF MODE ALGAN/GAN HEMTS WITH P-INGAN CAP LAYER ", *WOCSDICE 2011*, 2011.06.01, Catania, Italy.
- ⑧(国際会議) E. Miyazaki, S. Kishimoto, and T. Mizutani, "Improvement of the electrical properties of Al2O3/AlGaN/GaN MOSFETs by (NH4)2S surface treatments ", 5th Asia-Pacific Workshop on Widegap Semiconductors, 2011.05.22, Toba, Japan.
- ⑨ (国内会議)宮崎英志,合田祐司,<u>岸本茂</u>, 水谷孝,「原子層成膜 Al2O3 をゲート絶縁 膜とする GaNMOSFET の作製・評価」電 子情報通信学会、電子デバイス研究会, 2011. 5. 20,名古屋大学

- ⑩(国際会議) <u>T. Mizutani</u>, X. Li, and F. Nakamura, "Normally-off mode AlGaN/GaN HEMTs with p-InGaN cap layer", 10<sup>th</sup> Akasaki Research Center Symposium, 2010.11.26, Nagoya
- ⑪(国際会議) <u>T. Mizutani</u> and Y. Hayashi, "Analysis of transient behavior of AlGaN/GaN MOSFET", 9<sup>th</sup> Akasaki Research Center Symposium, 2010.03.12, Nagoya
- ①(国内会議) 林慶寿,杉浦俊,<u>岸本茂</u>,<u>水谷</u><u>孝</u>,「HfO2/AlGaN/GaN MOSFET の過渡応答解析」,電子情報通信学会、電子デバイス研究会,2010.01.14 ,東京
- ③ (国内会議) 林慶寿,<u>岸本茂</u>,水谷孝, 「HfO2/AlGaN/GaN MOSFET のデバイ スシミュレーション:過渡状態解析」,第 70 回応用物理学会学術講演会,2009.09.07, 富山大学.
- ④(国際会議) E. Miyazaki, Y.Goda, S. Kishimoto, T. Mizutani, "AlGaN/GaN MOSFETs with Al2O3 Gate OxideDeposited by Atomic Layer Deposition; Comparative study", 8th Topical Workshop on Heterostructure Microelectronics, 2009.08.25, Mielparque-Nagano, Nagano, Japan.
- ⑤ (国際会議) Y. Hayashi, S. Sugiura, <u>S. Kishimoto</u>, <u>T. Mizutani</u>, "Effects of HfO2/AlGaN interface of HfO2/AlGaN/GaN MOSFET studied by device simulation", *8th Topical Workshop on Heterostructure Microelectronics*, 2009.08.25,
- ⑯(国際会議) Xu Li, <u>S. Kishimoto</u>, F. Nakamura, T. <u>Mizutani</u>, "Normally-Off Mode AlGaN/GaN HEMTs with p-InGaN Cap Layer", *8th Topical Workshop on Heterostructure Microelectronics*, 2009.08.25, Mielparque-Nagano, Nagano, Japan. Mielparque-Nagano, Nagano, Japan.

## [産業財産権]

○出願状況(計1件)

名称:電界効果トランジスタ

発明者:水谷 孝 権利者:同上 種類:特許

番号: 願2012-41372 出願年月日:2012年2月28日

国内外の別:国内

[その他]

ホームページ等

http://qed63. qd. nuqe. nagoya-u. ac. jp/pub

lic-j/

- 6. 研究組織
- (1)研究代表者

水谷 孝(MIZUTANI TAKASHI) 名古屋大学・工学研究科・教授 研究者番号:70273290

(2)研究分担者

岸本 茂 (KISHIMOTO SHIGERU) 名古屋大学・工学研究科・助教 研究者番号:10186215

(3)連携研究者なし