

科学研究費助成事業(科学研究費補助金)研究成果報告書

平成 25年 5月 7日現在

| 機関番号:12701                                                                                                         |  |  |  |  |
|--------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| 研究種目:基盤研究(C)                                                                                                       |  |  |  |  |
| 研究期間:2010~2012                                                                                                     |  |  |  |  |
| 課題番号:22560691                                                                                                      |  |  |  |  |
| 研究課題名(和文) 高伝導率と高熱電能の熱電材料を用いた自己冷却デバイスの開発                                                                            |  |  |  |  |
| 研究課題名(英文) Development of self-cooling device using high conductivity and high thermopower thermoelectric materials |  |  |  |  |
| 研究代表者<br>中津川 博(NAKATSUGAWA HIROSHI)<br>横浜国立大学・工学研究院・准教授<br>研究者番号:40303086                                          |  |  |  |  |

研究成果の概要(和文):金属、金属間化合物、酸化物、半導体などには熱電発電や熱電冷却を 実現する材料が存在する。本研究はSiウェハを用いて、従来から利用されて来た熱伝導に加え、 ペルチェ吸熱を利用した新たな冷却手段を提案し、パワーデバイスの発熱を低減化するための 自己冷却デバイスを開発することを目的とする。特に、ドレイン電流40Aの時に、MOSFET上 部で約2℃の自己冷却効果を確認し、自己冷却デバイスの実用化の為の基礎データを蓄積する ことに成功した。

研究成果の概要(英文): The self-cooling device has been developed by combining the commercial n-channel power MOSFET and single-crystalline Sb doped n-type and/or B doped p-type silicon wafers in order to improve heat removal or cooling. We find for the first time that the average temperature of the upper side on the power MOSFET with the n-type silicon wafer is cooled down about  $2^{\circ}$ C, in which the electric current of 40A flows from lower to upper direction of the self-cooling device. This certainly warrants future work on the improvement of the measurement condition.

|         |           |         | (金額単位:円)  |
|---------|-----------|---------|-----------|
|         | 直接経費      | 間接経費    | 合 計       |
| 2010年度  | 1,100,000 | 330,000 | 1,430,000 |
| 2011 年度 | 600,000   | 180,000 | 780,000   |
| 2012 年度 | 600,000   | 180,000 | 780,000   |
| 年度      |           |         |           |
| 年度      |           |         |           |
| 総計      | 2,300,000 | 690,000 | 2,990,000 |

交付決定額

研究分野:工学

科研費の分科・細目:材料工学・構造・機能材料 キーワード:熱・エネルギー材料

# 1. 研究開始当初の背景

(1) Metal-Oxide-Semiconductor Field-Effect Transistor (MOSFET) や Insulated Gate Bipolar Transistor (IGBT) に代表されるパワーデバイ スは、近年、スイッチング電源やインバータ 一電源へ応用されており、ハイブリット車や 鉄道車両のモータ制御には必要不可欠なデ バイスとなってきている。しかし、電子機器 の小型化に伴い、パワーデバイスの発熱は無 視できない問題になってきており、従来のヒ ートパイプ+放熱フィン+空冷ファンを総 動員した冷却方法では限界レベルにまで、パ ワーデバイスの高性能化が進展してきてい る。ペルチェモジュールを用いた電子冷却と いう冷却手段も存在するが、別系統の外部電 源を必要とするだけでなく、室温以上に発熱 したパワーデバイスの冷却には膨大な消費 電力を必要とするため、コストの面からも冷 却方法としては採用されていない。しかし、 2007年に連携研究者:山口が提案した自己冷 却デバイスは、パワーデバイスの効率的な冷 却の可能性を提示している。本研究では、パ ワーデバイス自身に流れる電流を利用した この新しいペルチェ冷却手段を用いるパワ ーデバイスを自己冷却デバイスと定義する。

(2) 図1に自己冷却デバイスの概念図を示す。 パワーデバイスとヒートシンクとの間にP型 もしくは N 型の熱電素子を挟むだけの単純 な構造であるが、P 型素子の場合は上から下 へ、N型素子の場合は下から上へ、パワーデ バイス自身に流れる電流を流すことによっ てペルチェ熱の吸熱と放熱が発生し、結果と して、パワーデバイスの冷却に寄与する。ま た、ペルチェモジュールを用いた電子冷却の ように強制的に温度差を維持する必要が無 いので、熱伝導による放熱を積極的に活用す ることも可能であり、室温以上に発熱したパ ワーデバイスを低コストで効率的に冷却す ることが可能になる。また、黒い上下の矢印 がパワーデバイスで発生するジュール発熱 を表し、白い下向きの矢印が熱伝導とペルチ ェ熱流による吸熱を表しているので、銅板で 発生する熱流 Oは吸熱を正として

$$Q = -0.5RI^2 + K(T_H - T_L) + ST_H I$$

と表される。ここで、Rは自己冷却デバイスの全抵抗、Kは熱電素子の熱コンダクタンス、Iは自己冷却デバイスに流れる電流、Sは熱電素子のゼーベック係数、 $T_H$ と $T_L$ は熱電素子の電極上下(吸熱面および放熱面)の温度をそれぞれ表している。



図 1. 自己冷却デバイスの概念図

(3) 自己冷却デバイスの基本原理は、デバイ スのスイッチング電流で冷却を行うことに ある。例えば、MOSFET などのパワーデバイ スのドレイン側に N型熱電素子をオーミッ ク接合すれば、MOSFET と N型熱電素子に流 れる電流によるペルチェ熱流によって MOSFET 中心部で発熱するジュール熱を外 部へ放熱することが可能となる。従来のパワ ーデバイスの放熱手段は、MOSFET のドレイ ン電極として銅板を用いることにより、銅の 高い熱伝導性を利用したものである。それに 対して自己冷却デバイスでは、図1に示した 通り、熱伝導とペルチェ冷却の両者を利用し て冷却を行うシステムである。従って、両者 の冷却プロセスによる熱流 Q が従来の銅の 熱伝導のみによる熱流よりも大きければ、自 己冷却デバイスは有効となる。

# 2. 研究の目的

(1) 1958 年の H. J.Goldsmid による Bi<sub>2</sub>Te<sub>3</sub>の発見以来、ゼーベック効果を利用した熱電発電 とペルチェ効果を利用した電子冷却の熱電 変換技術は実用段階にある。ここで、Bi<sub>2</sub>Te<sub>3</sub> に代表される熱電変換材料は、性能指数  $Z = \sigma S^2/\kappa$ が大きいことが求められる。つまり、 電気伝導率 $\sigma$ が大きく、ゼーベック係数Sが 大きく、熱伝導率 $\kappa$ が小さい材料である条件 が必要である。P型とN型のペアで構成され る熱電変換モジュール両面の温度差を維持 するためには、必然的に $\kappa$ が小さい材料が必要である。

(2) 一方、自己冷却デバイスでは、図1に示した通り、熱伝導とペルチェ冷却の両者を利用して冷却を行うシステムであるので、ペルチェ効果を利用した電子冷却とは異なり熱伝導とペルチェ熱流の向きが同一になる。高温側は発熱するシリコンパワーデバイス側になる理由は、通常のシリコンパワーデバイス側になる理由は、通常のシリコンパワーデバイス側になる理由は、通常のシリコンパワーデバイス間になる理由は、通常のシリコンパワーデバイスは150℃以下での使用条件が課されているからである。従って、低温側はフィンやファンに繋がる環境温度(室温)となる。このため、自己冷却デバイスで使用される熱電素子に求められる条件は、電気伝導率  $\sigma$ が大きく、ゼーベック係数 Sが大きく、熱伝導率  $\kappa$  も大きい材料であることが求められる。

(3) 一般に、ゼーベック効果を利用した熱電 発電とペルチェ効果を利用した電子冷却に 適した材料を熱電変換材料と定義されるが、 熱伝導率κが大きい為に熱電変換材料から 除外されてきたゼーベック係数の大きな材 料は数多く存在する。その中で、半導体デバ イスの主要材料として実用化されているシ リコンSiや炭化ケイ素SiCはその代表的な材 料の一つである。単結晶 Si の熱伝導率はκ =150W/mK であり、単結晶 SiC に至っては Cu の熱伝導率 κ =397W/mK を上回る κ =500W/mK になるという報告もある。本研究 は、単結晶 Si に着目し、その熱電特性を評価 して自己冷却デバイスに適用可能な熱電材 料を探索する。更に、自己冷却デバイスを実 現する為に不可欠な MOSFET などのパワー デバイスと熱電素子とのオーミック接続を 可能にする熱電素子への電極設置をメッキ 処理技術によって確立する。最終的に、自己 冷却デバイスを試作し通電して、パワーデバ イスの発熱問題を解決する冷却性能の可能 性を評価することが本研究の目的である。

#### 研究の方法

(1)  $\sigma \geq S$ の測定は 80K~400K の温度範囲 で現有設備(横浜国立大学)である㈱東陽テ クニカ製の ResiTest8300 を用いて測定した。  $\kappa$ の測定については、レーザーフラッシュ 法を用いた測定方法(密度×比熱×熱拡散 率)で測定した。ここで、比熱と熱拡散率に ついては、外部業者に依頼測定し、レーザ ーフラッシュ法熱定数測定装置(TC-7000, アルバック理工製)を用いて測定した。

(2) 熱伝導とペルチェ吸熱を冷却に積極的 に利用してパワーデバイスを冷却する自己 冷却デバイスを作製するには、熱電素子と 銅板とのオーミック接続が最も重要である。 電流を流さなければペルチェ熱が発生しな いが、接触抵抗があるとジュール熱が発生 してしまうので、図2に示す通り、鍍金処 理を施してオーミック接続する必要がある。 そこで、Ti/Au イオンスパッタリングと銅 鍍金処理は外部業者に発注し、電極のアニ ーリング処理は研究分担者:岡本の現有設 備(防衛大学校)である真空蒸着装置を用い て、使用する熱電素子材料に応じた鍍金処 理技術を確立した。設置した電極の同定は、 共同利用装置(横浜国立大学)である走査型 電子顕微鏡(SEM)と電子プローブ X 線微小 部分析装置(EPMA)を用いて実施した。



### 図 2. 鍍金処理技術による電極設置

(3) 自己冷却デバイスの冷却効果は、市販 のパワーデバイス(MOSFET:IRF1324PbF, On 抵抗:1.5mΩ)に現有設備(横浜国立大学) である直流電源(EX-1500L2,高砂製作所 製)を用いて、直流電流を流した時に発生す るジュール発熱が単結晶ウェハを挟むこと により変化する温度変化を現有設備(横浜 国立大学)である赤外線サーモグラフィー (TVS-200EX, NEC Avio 製)を用いて測定し 比較することにより評価した。図3に示す 通り、自己冷却デバイスは水冷ヒートシン クとフィンとの間に固定して MOSFET 上 下からの熱流が外部に放熱するよう設置し た。直流電流はドレインからソースの方向 にゲート電圧10V一定の条件下で通電した。



図 3. 自己冷却デバイスの性能評価装置

#### 4. 研究成果

(1) 図 4 に自己冷却デバイスの熱電素子とし て採用した N 型および P 型単結晶 Si ウェハ の電気抵抗率の温度依存性を示す。室温での 電気抵抗率の値は十分低い値を示しており、 N 型単結晶 Si ウェハでは  $\rho$  =10.3m  $\Omega$  cm、P 型単結晶 Si ウェハでは  $\rho$  =3.00m  $\Omega$  cm である。 N型およびP型単結晶 Si ウェハは 30mm 角の 正方形に切り出し、厚さが 520µm であるの で、N 型と P 型素子の抵抗値はそれぞれ  $0.060m\Omega \ge 0.017m\Omega$  であり、MOSFET の On 抵抗:1.5mΩと比較しても無視できる程度の 大きさであることが理解できる。40Aの直流 電流を通電した時に発生するジュール熱は、 MOSFET では 2400mW であるが、N 型と P 型素子ではそれぞれ 95mW と 28mW である。 ジュール発熱の大きさで比較しても同様に 理解できる。



図 4. 電気抵抗率の温度依存性

ー方、N型およびP型単結晶Siウェハのゼー ベック係数の温度依存性は図5に示す。室温 でのゼーベック係数の絶対値は十分大きな 値を示しており、N型単結晶Siウェハでは  $|S|=200 \mu V/K$ であり、P型単結晶Siウェハで は $|S|=193 \mu V/K$ である。これは室温300Kで の40Aの直流電流を通電した時のペルチェ 吸熱を見積もると2400mWであり、MOSFET でのジュール発熱とほぼ匹敵する熱量であ ることが理解できる。つまり、MOSFET内部 で発生するジュール発熱を効果的に外部へ 放熱する能力を十分に備えた熱電材料であ ることを示唆している。



図 5. ゼーベック係数の温度依存性

(2) 図 6 に N 型熱電素子の形状と銅鍍金処理 による電極設置の詳細を示す。厚さ 520  $\mu$  m の N 型単結晶 Si ウェハは 30mm 角の正方形 に切り出し、Si ウェハ表面と電極との密着性 を確保するために Ti 0.1  $\mu$  m をイオンスパッ タリングでコーティングし、その上に Au 0.4  $\mu$  m をイオンスパッタリングでコーティング して約 2  $\mu$  m の厚さの銅鍍金処理を施した。



図 6. 熱電素子と銅鍍金処理による電極設置

図 7 に走査型電子顕微鏡(SEM)と電子プロ ーブ X 線微小部分析装置(EPMA)を用いて 同定した設置電極の化学分析結果を示す。 確かに、所定の厚さの電極が Si ウェハ表面 上の形成されている事が確認される。





# 図 7. 設置電極の SEM および EPMA 分析

(3) 図8に示す通り、MOSFETを上部および 下部銅片の間に設置してゲート電圧 10Vを 掛けながら下部から上部、即ち、ドレイン側 からソース側に直流電流40Aを通電した。





ここで、図8中のa, b, c はそれぞれ赤外線サ ーモグラフィーを用いて温度測定する際の 測定箇所を示している。また、MOSFET の On 抵抗値 1.5mΩより、MOSFET 内部で発生 するジュール発熱は2400mWであることが見 積もられるが、図9に示したドレイン-ソース 間の電圧の測定値63.0mVからも理解できる。 即ち、直流電流 40A の通電によってドレイン -ソース間に発生するジュール熱は 2520mW となり On 抵抗値から見積もられる発熱量と ほぼ一致している。図 9 は横軸に測定時間、 縦軸にドレイン-ソース間の電圧と各測定箇 所での温度の時間依存性およびその平均温 度を示している。MOSFET 上部の 120 分間の 測定時間で平均した温度は 16.2℃であり、 MOSFET 下部の平均温度は 10.0℃、ヒートシ ンク付近での平均温度は8.8℃である。



図 9. MOSFET のみでの各測定箇所の温度の 時間依存性とドレイン-ソース間の電圧値

MOSFET 上部(a)、下部(b)、およびヒートシ ンク付近(c)で測定した温度は赤外線サーモ グラフィー(TVS-200EX, NEC Avio 製)を用い て撮影し、nfReC Analyzer (NS9500, NEC Avio 製)を用いて画像解析した。測定開始から120 分後に撮影した画像の解析結果を図 10 に示 す。この瞬間の各測定箇所の温度はそれぞれ、 (a) 17.9℃、(b)9.9℃、(c)9.1℃であった。



図 10. MOSFET のみでの温度分布(120 分後)

(4) 図 11 に示す通り、N 型熱電素子をドレイ ン側にオーミック接続した MOSFET を上部 および下部銅片の間に設置してゲート電圧 10Vを掛けながら下部から上部、即ち、ドレ イン側からソース側に直流電流 40A を通電 した。その結果、ペルチェ熱流は MOSFET 下部から吸熱し下部銅片を経て水冷ヒート シンクへ排熱される。N 型熱電素子と MOSFET から構成される自己冷却デバイス で発生するジュール熱は 95mW+2520mW で あるが、図 12 に示したドレイン-ソース間の 電圧の測定値 118.0mV から見積もられる熱量 は 4720mW である。故に、N 型熱電素子から 生じるペルチェ吸熱は、

### 4720mW - (95mW + 2520mW) = 2110mW

と見積もられる。ここで、ペルチェ吸熱は|S|TI より、T=284K、I=40A であるので、|S|=186 µ V/K に相当するが、ゼーベック係数の室温で の絶対値 200 µ V/K と比較しても矛盾しない。



図 11. N型熱電素子 + MOSFET での性能評価



図 12. N型熱電素子 + MOSFET での各測定箇 所の温度の時間依存性とドレイン-ソース間 の電圧値

図 12 は横軸に測定時間、縦軸にドレイン-ソ ース間の電圧と MOSFET 上部(a)、下部(b)、 およびヒートシンク付近(c)で測定した温度 の時間依存性およびその平均温度を示して いる。MOSFET 上部の 120 分間の測定時間で 平均した温度は 14.0℃であり、MOSFET 下部 の平均温度は10.3℃、ヒートシンク付近での 平均温度は 9.2℃である。特に、MOSFET 上 部の平均温度が MOSFET のみの場合と比較 して 2.2℃減少している。これは明らかに N 型熱電素子を付加したことによる現象であ りデバイスに通電される直流電流 40A によ って誘起された自己冷却効果であると思わ れる。また、測定開始から120分後に撮影し た画像の解析結果を図 13 に示す。この瞬間 の各測定箇所の温度はそれぞれ、(a) 13.7℃、 (b)10.9℃、(c)8.9℃であった。MOSFET のみ の場合と比較しても MOSFET 上部(a)の温度 が明らかに減少している。



図 13. N型熱電素子 + MOSFET での温度分布 (120 分経過後)

5. 主な発表論文等

(研究代表者、研究分担者及び連携研究者に は下線)

- 〔雑誌論文〕(計2件)
- H. Nakatsugawa, T. Sato, Y. Okamoto, T. <u>Kawahara</u>, and <u>S. Yamaguchi</u>, "Self-cooling on power MOSFET using n-type Si wafer", 9th European Conference on Thermoelectrics AIP Conference Proceedings, Vol.1449 (2012) 548-551. (査 読有)
- ② S. Fukuda, T. Kato, <u>Y. Okamoto, H. Nakatsugawa</u>, H. Kitagawa, and <u>S. Yamaguchi</u>, "Thermoelectric Properties of Single-Crystalline SiC and Dense Sintered SiC for Self-Cooling Devices", Jpn. J. Appl. Phys., Vol.50, No.3 (2011) 031301-1 031301-5. (査読有)

〔学会発表〕(計5件)

- 1 H. Nakatsugawa, Y. Okamoto, S. Yamaguchi, "Self-cooling on power T. Kawahara, MOSFET using copper plating wafers". single-crystalline silicon International Union of Materials Research Societies - International Conference on Electronic Materials 2012 (Invited). 2012.9.23-28, Yokohama Japan.
- ② H. Nakatsugawa, Y. Okamoto, S. Yamaguchi, <u>T. Kawahara</u>, "Observation of self-cooling on power MOSFET with silicon wafers using infrared thermography", The 31<sup>st</sup> International and 10<sup>th</sup> European Conference on Thermoelectrics, 2012.7.9-12, Aalborg Denmark.
- ③ <u>H. Nakatsugawa</u>, T. Sato, <u>Y. Okamoto</u>, <u>T. Kawahara</u>, <u>S. Yamaguchi</u>, "Self-cooling on power MOSFET using n-type Si wafer", 9<sup>th</sup> European Conference on Thermoelecrics, 2011.9.28-30, Thessaloniki Greece.
- ④ <u>H. Nakatsugawa, Y. Okamoto, S. Yamaguchi, T. Kawahara,</u> "Application of High-Thermoelectric-Power Materials to Self-Cooling Device", The 3<sup>rd</sup> International Congress on Ceramics, 2010.11.16-18, Osaka Japan.

[その他]

ホームページ等

http://nakatsugawa-lab.jp/ http://er-web.jmk.ynu.ac.jp/html/NAKATSUGA WA\_Hiroshi/ja.html?k=%E4%B8%AD%E6%B4 %A5%E5%B7%9D

6. 研究組織

(1)研究代表者
中津川 博 (NAKATSUGAWA HIROSHI)
横浜国立大学・工学研究院・准教授
研究者番号:40303086

(2)研究分担者

岡本 庸一(OKAMOTO YOICHI)防衛大学校・電気情報学群・准教授研究者番号:10546063

```
(3)連携研究者
```

山口 作太郎 (YAMAGUCHI SATAROU) 中部大学・超電導・持続可能エネルギー 研究センター・教授

研究者番号:10249964

河原 敏男(KAWAHARA TOSHIO)
中部大学・超電導・持続可能エネルギー
研究センター・教授
研究者番号: 80437350