• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

回路特性制約を考慮したアナログ回路の素子値/レイアウト同時設計法の研究

研究課題

研究課題/領域番号 06680317
研究種目

一般研究(C)

配分区分補助金
研究分野 計算機科学
研究機関京都大学

研究代表者

小野寺 秀俊  京都大学, 工学研究科, 助教授 (80160927)

研究分担者 小林 和淑  京都大学, 工学研究科, 助手 (70252476)
MOSHNYAGA Va  京都大学, 工学研究科, 講師 (40243050)
田丸 啓吉  京都大学, 工学研究科, 教授 (10127102)
研究期間 (年度) 1994 – 1995
研究課題ステータス 完了 (1995年度)
配分額 *注記
2,200千円 (直接経費: 2,200千円)
1995年度: 1,100千円 (直接経費: 1,100千円)
1994年度: 1,100千円 (直接経費: 1,100千円)
キーワードアナログ回路 / アナログレイアウト / 最適化 / レイアウト設計 / 回路設計 / アナログCAD / アナログHDL
研究概要

本研究では、高品質なアナログ回路の設計効率化・設計自動化を図るために、回路設計における素子値設計とレイアウト設計を融合した新しい設計階層を考え、設計すべき回路の特性制約を陽に考慮しながら回路素子値とレイアウトを同時に設計する手法について検討した。本研究の成果を以下にまとめる。
1.素子値の変動に対応できるシンボリックレイアウト手法の開発
レイアウト要素の形状が変更可能な状態でレイアウトを表現しておき、そのレイアウトを再利用することにより異なった素子値に対応したレイアウトを生成する手法を開発した。素子レイアウト形状の持つ自由度を活用し、各素子の形状を最適なものに修正するアルゴリズムを考案した。
2.回路特性を考慮したレイアウト生成手法の開発
素子値/レイアウトの同時設計において、再利用すべきレイアウトが存在しない場合、新規に概略レイアウトを設計する必要がある。全ての配線を全ての配線領域で同時に考慮しながら配線経路を求める手法を開発した。
3.設計パラメータ最適化手法の開発
設計手順の保存と再利用化により設計パラメータの最適決定を行った。設計者の確信度が低い設計手順を表現するために、不確定パラメータという新たな変数を導入した。設計パラメータの自動決定に失敗した場合には、不確定パラメータを自動変更し、最適決定過程が続けられるように工夫した。
4.素子値/レイアウト同時設計システムの試作と評価
設計手順の保存と再利用化システムと、レイアウト再利用化システムを結合させる事により、素子値/レイアウト同時設計システムを完成させ、その有効性を評価した。本システムは、概略レイアウトの対話的作成が可能なシンボリックレイアウトエディタを基本として、概略レイアウトの自動作成機能、素子値/レイアウト同時設計機能を実現したものである。

報告書

(3件)
  • 1995 実績報告書   研究成果報告書概要
  • 1994 実績報告書
  • 研究成果

    (9件)

すべて その他

すべて 文献書誌 (9件)

  • [文献書誌] H. Onodera: "Grobal Routing Algorithm for Analog Circuits Using a Resistor Array Model" Proc. IEEE ISCAS発表予定. (1996)

    • 説明
      「研究成果報告書概要(和文)」より
    • 関連する報告書
      1995 研究成果報告書概要
  • [文献書誌] H. Onodera: "Development of Module Generators from Extracted Design Procedures" IEICE Trans. Fundamentals. E78-A. 160-168 (1995)

    • 説明
      「研究成果報告書概要(和文)」より
    • 関連する報告書
      1995 研究成果報告書概要
  • [文献書誌] H. Onodera: "Compaction with Shape Optimization and its Application to Layout Recycling" IEICE Trans. Fundamentals. E78-A. 169-176 (1995)

    • 説明
      「研究成果報告書概要(和文)」より
    • 関連する報告書
      1995 研究成果報告書概要
  • [文献書誌] H.Onodera: "Global Routing Algorithm for Analog Circuits Using a Resistor Array Model" Proc.IEEE ISCAS. (to appear). (1996)

    • 説明
      「研究成果報告書概要(欧文)」より
    • 関連する報告書
      1995 研究成果報告書概要
  • [文献書誌] H.Onodera: "Development of Module Generators from Extracted Design Procedures" IEICE Trans. Fundamentals. Vol.E78-A. 160-168 (1995)

    • 説明
      「研究成果報告書概要(欧文)」より
    • 関連する報告書
      1995 研究成果報告書概要
  • [文献書誌] H.Onodera: "Compaction with Shape Optimization and its Application to Layout Recycling" IEICE Trans. Fundamentals. Vol.E78-A. 169-176 (1995)

    • 説明
      「研究成果報告書概要(欧文)」より
    • 関連する報告書
      1995 研究成果報告書概要
  • [文献書誌] H. Onodera: "Grobal Routing Algorithm for Analog Circuits Using a Resistor Array Model" Proc. IEEE ISCAS発表予定. (1996)

    • 関連する報告書
      1995 実績報告書
  • [文献書誌] H.Onodera: "Compaction with Shape Optimization" Proc.IEEE CICC. 545-548 (1994)

    • 関連する報告書
      1994 実績報告書
  • [文献書誌] H.Onodera: "Compaction with Shape Optimization and its Application to Layout Recycling" IEICE Trans.Fundamentals. E78-A. 169-176 (1995)

    • 関連する報告書
      1994 実績報告書

URL: 

公開日: 1994-04-01   更新日: 2016-04-21  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi