• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

コアベースシステムLSIの機能および性能の検証とテスト手法の研究

研究課題

研究課題/領域番号 11450143
研究種目

基盤研究(B)

配分区分補助金
応募区分一般
研究分野 電子デバイス・機器工学
研究機関九州大学

研究代表者

安浦 寛人  九州大学, 大学院・システム情報科学研究院, 教授 (80135540)

研究分担者 松永 裕介  九州大学, 大学院・システム情報科学研究院, 助教授 (00336059)
山下 雅史  九州大学, 大学院・システム情報科学研究院, 教授 (00135419)
村上 和彰  九州大学, 大学院・システム情報科学研究院, 教授 (10200263)
澤田 直  九州大学, 大学院・システム情報科学研究院, 助手 (70235464)
岩井原 瑞穂  京都大学, 大学院・情報学研究科, 助教授 (40253538)
伊達 博  , 財団法人・九州システム情報技術研究所, 研究員
廣瀬 啓  九州大学, 大学院・システム情報科学研究科, 日本学術振興会特別研究員
研究期間 (年度) 1999 – 2001
研究課題ステータス 完了 (2001年度)
配分額 *注記
13,200千円 (直接経費: 13,200千円)
2001年度: 2,400千円 (直接経費: 2,400千円)
2000年度: 4,900千円 (直接経費: 4,900千円)
1999年度: 5,900千円 (直接経費: 5,900千円)
キーワードコアベース設計 / システムLSI / テスト / テスト時間 / BIST / 外部テスト / 性能テスト / 遅延時間のばらつき / コアベースシステム / CBET
研究概要

集積回路技術の進歩に伴い,プロセッサやメモリ,専用回路,センサなど種々の回路を一つのシリコンチップに集積したシステムLSIが製造できる時代になってきた.設計されるシステムLSIの規模が大きくなると,既設計の部分回路を新しい設計の中で再利用することで、設計の効率化を図る技術が重要になる.このような既設計の部分回路(IPコア)の機能および性能のテストは,システムLSI設計における新しい技術課題となる.
本研究は,システムLSIのための新しい機能および性能に対する検証とテスト手法の確立を目指すものである.特に,IPコアと呼ばれる再利用可能な部分回路を組み合わせて設計するコアベースシステムLSIにおける効率的な検証とテスト手法を提案した.システムLSIの機能のテスト手法として,CBET(Ccmbination of BIST and External Test)法を提案した.CBET法はシステムLSIのテスト時間を劇的に削減できることを理論的かつ実験的に示した.また,製造段階のトランジスタのしきい値などのばらつきを考慮して,コアやシステム全体の性能や歩留まりを予測する手法についても検討した.本手法によって,過度にマージンを取ることなくLSIの性能見積もりを行うことができる.

報告書

(4件)
  • 2001 実績報告書   研究成果報告書概要
  • 2000 実績報告書
  • 1999 実績報告書
  • 研究成果

    (17件)

すべて その他

すべて 文献書誌 (17件)

  • [文献書誌] 杉原 真, 安浦 寛人: "システムLSI時代における新テスト技術"情報処理学会論文誌. 第42巻第3号. 409-418 (2001)

    • 説明
      「研究成果報告書概要(和文)」より
    • 関連する報告書
      2001 研究成果報告書概要
  • [文献書誌] V.Iyenger, H.Date, M.Sugihara, K.Chakrabarty: "Hierarchical intellectual property protection using partially-mergeable cores"EICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. vol.E84-A, no.11. 2632-2638 (2001)

    • 説明
      「研究成果報告書概要(和文)」より
    • 関連する報告書
      2001 研究成果報告書概要
  • [文献書誌] M.Sugihara, H.Yasuura: "Optimization of test accesses with a combined BIST and external test scheme"EICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. vol.E84-A, no.11. 2731-2738 (2001)

    • 説明
      「研究成果報告書概要(和文)」より
    • 関連する報告書
      2001 研究成果報告書概要
  • [文献書誌] M. Sugihara, H. Yasuura: "A Novel Test Technique in the SOC Era"IPSJ Journal. Vol. 42, no. 3. 409-418 (2001)

    • 説明
      「研究成果報告書概要(欧文)」より
    • 関連する報告書
      2001 研究成果報告書概要
  • [文献書誌] V. Iyengar, H. Date, M. Sugihara, and K. Chakrabarty: "Hierarchical intellectual property protection using partially-mergeable cores"IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. Vol. E84-A, no. 11. 2632-2638 (2001)

    • 説明
      「研究成果報告書概要(欧文)」より
    • 関連する報告書
      2001 研究成果報告書概要
  • [文献書誌] M. Sugihara and H. Yasuura: "Optimization of test accesses with a combined BIST and external test scheme"IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. Vol. E84-A, no. 11. 2731-2738 (2001)

    • 説明
      「研究成果報告書概要(欧文)」より
    • 関連する報告書
      2001 研究成果報告書概要
  • [文献書誌] 杉原 真, 安浦 寛人: "システムLSI時代における新テスト技術"情報処理学会論文誌. 第42巻第3号. 409-418 (2001)

    • 関連する報告書
      2001 実績報告書
  • [文献書誌] V.Iyengar, H.Date, M.Sugihara, K.Chakrabarty: "Hierarchical intellectual property protection using partially-mergeable cores"IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. Vol.E84-A, no.11. 2632-2638 (2001)

    • 関連する報告書
      2001 実績報告書
  • [文献書誌] M.Sugihara, H.Yasuura: "Optimization of test accesses with a combined BIST and external test scheme"IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. Vol.E84-A, no.11. 2731-2738 (2001)

    • 関連する報告書
      2001 実績報告書
  • [文献書誌] 杉原真,伊達博,安浦寛人: "BISTと外部テストの組合せでのテスト時間の分析とコア・ベース設計のテスト時間最小化"電子情報通信学会技術研究報告. VLD99-113. 39-46 (2000)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] M.Sugihara,H.Date,and H.Yasuura: "Analysis and Minimization of Test Time in a Combined BIST and External Test Approach"Proc. of Design Automation and Test in Europe (DATE2000). 134-140 (2000)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] 溝口大介,安浦寛人: "遅延分布を用いたモデル化による性能見積もりに関する考察"2000年電子情報通信学会総合大会. A-3-14. 32 (2000)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] 溝口大介,杉原真,安浦寛人: "ゲート遅延分布を用いた性能テスト手法"情報処理学会DAシンポジウム2000論文集. 173-178 (2000)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] 杉原真,安浦寛人: "システムLSI時代における新テスト技術"情報処理学会論文誌. 第42巻3号. (2001)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] 杉原 真,他: "BISTと外部テストの組合せでのテスト時間の分析とコア・ベース設計のテスト時間最小化"電子情報通信学会技術研究報. (印刷中). (2000)

    • 関連する報告書
      1999 実績報告書
  • [文献書誌] M.Sujigara,et al.: "Analysis and Minimization of Test Time in a Combined BIST and External Test Approach"Proc.of Design Automation and Test in Europe(DATE2000). (印刷中). (2000)

    • 関連する報告書
      1999 実績報告書
  • [文献書誌] 溝口 大介,他: "遅延分布を用いたモデル化による性能見積もりに関する考察"2000年電子情報通信学会総合大会. (印刷中). (2000)

    • 関連する報告書
      1999 実績報告書

URL: 

公開日: 1999-04-01   更新日: 2016-04-21  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi