• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

ULSI時代の高機能テスト生成システムの開発

研究課題

研究課題/領域番号 11780234
研究種目

奨励研究(A)

配分区分補助金
研究分野 計算機科学
研究機関九州工業大学

研究代表者

梶原 誠司  九州工業大学, 情報工学部, 助教授 (80252592)

研究期間 (年度) 1999 – 2000
研究課題ステータス 完了 (2000年度)
配分額 *注記
2,400千円 (直接経費: 2,400千円)
2000年度: 700千円 (直接経費: 700千円)
1999年度: 1,700千円 (直接経費: 1,700千円)
キーワードテストパターン生成 / 論理回路 / VLSI / 故障検査 / 遅延故障 / 縮退故障 / VLSI CAD / テスト生成 / 故障シミュレーション / フォールトトレランス / テスト圧縮
研究概要

本年度は,昨年度開発したテスト生成アルゴリズムを基本とした,パス遅延故障を検出するためのテスト生成システムを開発した.パス遅延故障モデルは高性能なVLSIのテストに有効であることが知られている.その一方で,回路中のテスト対象となるパス数が多くなること,さらに,テスト不能なパスが存在することが,テスト生成を困難にする大きな理由となっていた.本年度の研究では,テスト不能パス解析を伴う最長パスの選択アルゴリズムを考案し,高い故障検出率をもたらすテスト生成システムを開発した.
本システムでは,まず,活性化できる可能性が高く回路のすべての信号線を被覆するパスの集合を抽出する.パス選択の基準は,
(1)テスト不能パス解析において,テスト不能と判定されていないこと.
(2)回路内の各信号線について,その信号線を含むテスト可能な最長パスであること.
の2つの条件を同時に満たすことである.次に,選択したパスに対して,テスト生成を行う.テスト生成の対象となるパス数を10万本程度まで絞り込むことができるため,テスト生成は現実的に対処可能な時間内に終了する.また,選択したパスはテスト不能である割合が小さく,生成されたテストパターンの故障検出率も非常に高いものとなる.ISCAS-85,およびISCAS-89のベンチマーク回路に対する実験では,選択したパスのテスト生成により平均97%の信号線について,テスト可能な最長パスのテスト生成を行うことができた.テスト不能パス解析を含まないテスト生成では平均68%の信号線の最長パスしかテスト生成できないため,本システムはテストパターンの高品質かに大きく貢献することができるといえる.

報告書

(2件)
  • 2000 実績報告書
  • 1999 実績報告書
  • 研究成果

    (12件)

すべて その他

すべて 文献書誌 (12件)

  • [文献書誌] Hideyuki Ichihara: "On Processing Order for Obtaining Implication Relations in Static Learning"IEICE Trans.Info.and Syst.. E83-D・10. 1908-1911 (2000)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] 浅川毅: "トランジション故障を検出するBIST指向テストパターン発生回路"電子情報通信学会論文誌D-I. J84-D-I・2. 165-172 (2001)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] 梶原誠司: "最小テスト集合でテスト可能な加算器について"情報処理学会論文誌. 採録決定. (2001)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] Sudhakar M.Reddy: "On Validating Data Hold Times for Flip-flops in Sequential Circuits"IEEE International Test Conference. 317-324 (2000)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] Atsushi Murakami: "Selection of Potentially Testable Path Delay Faults for Test Generation"IEEE International Test Conference. 376-384 (2000)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] Seiji Kajihara: "Enhanced Untestable Path Analysis Using Edge Graphs"9th IEEE Asian Test Symposium. 139-144 (2000)

    • 関連する報告書
      2000 実績報告書
  • [文献書誌] 市原英行,梶原誠司,樹下行三: "テスト数制限下でのテスト生成手法について"電子情報通信学論文誌D-I. Vol.J-82-D-1,No.7. 861-868 (1999)

    • 関連する報告書
      1999 実績報告書
  • [文献書誌] 梶原誠司,樹下行三,イリス・ポメランツ,スダーカMレディ: "論理回路における遅延テスト不要パスの高速導出法"電子情報通信学会論文誌D-I. Vol.J-82-D-1,No.7. 888-896 (1999)

    • 関連する報告書
      1999 実績報告書
  • [文献書誌] S.Kajihara,A.Murakami,T.Kaneko: "On Compact Test Sets for Multiple Struck at Faults in Large Circuits"Proceedings of 8th IEEE Asian Test Symposium. 20-24 (1999)

    • 関連する報告書
      1999 実績報告書
  • [文献書誌] H.Ichihara,S.Kajihara,K.Kinoshita: "On an effective selection of Iddg measurement vectors for sequential circuits"Proceedings of 8th IEEE Asian Test Symposium. 147-152 (1999)

    • 関連する報告書
      1999 実績報告書
  • [文献書誌] 梶原誠司,金子智寿,村上敦: "ベクトルペア解析による多重縮退故障のテスト圧縮について"情報処理学会DAシンポジウム'99論文集. 255-260 (1999)

    • 関連する報告書
      1999 実績報告書
  • [文献書誌] 村上敦,梶原誠司,笹尾勤,イリスポメランツ,スダーカMレディ: "パス遅延故障におけるパス選択とテスト生成について"電子情報通信学会技術研究報告. FTS99-58. 39-46 (1999)

    • 関連する報告書
      1999 実績報告書

URL: 

公開日: 1999-04-01   更新日: 2016-04-21  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi