• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

強誘電体ゲートトランジスタを用いた不揮発性メモリの回路構成による高性能化の研究

研究課題

研究課題/領域番号 14750256
研究種目

若手研究(B)

配分区分補助金
研究分野 電子デバイス・機器工学
研究機関東京工業大学

研究代表者

山本 修一郎  東京工業大学, 大学院・総合理工学研究科, 助手 (50313375)

研究期間 (年度) 2002 – 2003
研究課題ステータス 完了 (2003年度)
配分額 *注記
3,300千円 (直接経費: 3,300千円)
2003年度: 1,000千円 (直接経費: 1,000千円)
2002年度: 2,300千円 (直接経費: 2,300千円)
キーワード強誘電体メモリ / 強誘電体ゲートトランジスタ / 回路シミュレーション / データ破壊 / センスアンプ
研究概要

研究実施計画に基き、高速読出し動作について検討するため2種類のセンスアンプを昨年度設計試作を行っており、今年度は測定を行った。1種類は読み出されたドレイン電流を直接CMOSインバータの入力段(ゲート端子)に入力するタイプで、もう1種類は読出しドレイン電流と比較セルからのドレイン電流との差によって生じる微小電圧差を増幅する回路である。予測通り、前者は小型化に向いている反面、ドレイン電流でインバータを構成するFETと配線の容量を充電しなければならず、動作速度が遅かった。後者は動作は速いが、面積が大きくなるというデメリットが生じた。また強誘電体ゲートトランジスタを用いたメモリの読み出し時にドレイン電圧に高電圧を印加し、ソース電圧が高くなることを利用してデータ検出を行うと強誘電体が分極反転しデータ破壊が起こると考えられた。この防止策としてはドレイン電圧を低くすることが考えられたが、読み出し電流の低下、すなわち読み出し速度の低下が起こる。そこで、ドレイン電圧を上昇させて読み出すのではなく、ゲート電圧とドレイン電圧をほぼ同じにバイアスしておき、ソース電圧を一旦引き下げておいて読み出す方法・回路を考案した。この回路について強誘電体ゲートトランジスタを用いたメモリである1T2C型強誘電体メモリの読み出し回路として設計し、試作を行った。回路の構成は具体的には、前述した2種の読み出し回路の改良版であり、読み出し前に適切な電圧にプリチャージされるクロスカップスアンプと論理閾値を調節したインバータ回路で構成した。

報告書

(2件)
  • 2003 実績報告書
  • 2002 実績報告書
  • 研究成果

    (2件)

すべて その他

すべて 文献書誌 (2件)

  • [文献書誌] Shuu'ichiro Yamamoto: "Proposal of a Planar 8F^2 1T2C-Type Ferroelectric Memory Cell"Jpn.J.Appl.Phys.. 42・4B. 2059 (2003)

    • 関連する報告書
      2003 実績報告書
  • [文献書誌] Shuu'ichirou Yamamoto: "Proposal of a Planar 8F^2 1T2C-Type Ferroelectric Memory Cell"Jpn. J. Appl. Phys.. 42・4B. (2003)

    • 関連する報告書
      2002 実績報告書

URL: 

公開日: 2002-04-01   更新日: 2016-04-21  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi