• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

シストリックメモリアーキテクチャに基づく超高速4次元データ圧縮システムの研究開発

研究課題

研究課題/領域番号 17700043
研究種目

若手研究(B)

配分区分補助金
研究分野 計算機システム・ネットワーク
研究機関東北大学

研究代表者

佐野 健太郎  東北大学, 大学院・情報科学研究科, 助教授 (00323048)

研究期間 (年度) 2005 – 2006
研究課題ステータス 完了 (2006年度)
配分額 *注記
3,700千円 (直接経費: 3,700千円)
2006年度: 900千円 (直接経費: 900千円)
2005年度: 2,800千円 (直接経費: 2,800千円)
キーワードシストリックアーキテクチャ / 機能メモリ / FPGA / 浮動小数点数値計算 / 4次元データ処理 / ベクトル量子化 / 競合学習
研究概要

本研究では、シストリックメモリアーキテクチャに基づき、データ圧縮を指向した4次元データ数値計算専用プロセッサを設計し、FPGAによる実装を通じ性能評価を行った。以下、本研究課題の実績について概要を述べる。
平成17年度では、圧縮アルゴリズムと並列性に関する研究を行い、その高速処理に適したシストリックメモリアーキテクチャを提案した。また、本アーキテクチャに基づき、FPGAによる競合学習専用プロセッサの試作を行った。性能評価の結果、本試作プロセッサは汎用プロセッサと比べて高い速度向上を実現することを確認した。
平成18年度では、より汎用な高速4次元数値データ処理を可能とするために、単精度浮動小数点演算に特化したシストリックアレイプロセッサを設計した。本アレイプロセッサの基本処理要素「セル」のデータパスはマイクロプログラムにより制御され、プログラムを変更することにより様々な計算問題を扱うことができる。計算に必要なデータは各セルに分散された局所メモリに格納され、FPGAの持つ総メモリバンド幅を最大限に活かした超並列計算が可能である。
本研究では、単一のFPGA上に12x8のセルから成るシストリックアレイを実装し、n次元数値計算の例として2次元の計算流体力学問題を用い性能評価を行った。2次元正方キャビティ内の定常流を計算したところ、僅か60MHzで動作するシストリックアレイプロセッサは、3.2GHz動作のPentium4プロセッサと比べ7倍もの高速計算を実現した。この評価は2次元の数値計算に対するものであるが、提案プロセッサは理論的に4次元データを高速計算可能である。以上、本研究課題では、4次元データの高速処理に対する提案アーキテクチャの有効性が確認できた他、コンパイラ等、今後実用的なシステムを構築する上で必要な開発の指針が明らかとなった。これは、重要な成果である。

報告書

(2件)
  • 2006 実績報告書
  • 2005 実績報告書
  • 研究成果

    (9件)

すべて 2007 2006 2005

すべて 雑誌論文 (9件)

  • [雑誌論文] Systolic Architecture for Computational Fluid Dynamics on FPGAs2007

    • 著者名/発表者名
      Kentaro Sano
    • 雑誌名

      Proceedings of the 15th Annual IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM2007) (掲載決定)

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] Hybrid Parallel Computation for LU-SGS Implicit Time Integration2007

    • 著者名/発表者名
      Kentaro Sano
    • 雑誌名

      Proceedings of the International Conference on Parallel Computational Fluid Dynamics (ParCFD2007) (掲載決定)

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] FPGA-based Acceleration of the Lattice Boltzmann Method2007

    • 著者名/発表者名
      Kentaro Sano
    • 雑誌名

      Proceedings of the International Conference on Parallel Computational Fluid Dynamics (ParCFD2007) (掲載決定)

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] Massively Parallel Processor based on Systolic Architecture for High-Performance Computation of Difference Schemes2006

    • 著者名/発表者名
      Kentaro Sano
    • 雑誌名

      Proceedings of the International Conference on Parallel Computational Fluid Dynamics (ParCFD2006)

      ページ: 174-177

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] Array-based Custom Computing Machine for High-Performance Computational Fluid Dynamics2006

    • 著者名/発表者名
      Kentaro Sano
    • 雑誌名

      Proceedings of the 3rd International Symposium on Transdisciplinary Fluid Integration (TFI2006)

      ページ: 33-34

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] Systolic Computational-Memory Architecture for an FPGA-based Flow Solver2006

    • 著者名/発表者名
      Kentaro Sano
    • 雑誌名

      Proceedings of the 49th IEEE International Midwest Symposium on Circuits and Systems (MWSCAS2006) (CD-ROM)

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] 空間分割法に基づく高速コードブック生成アルゴリズムの提案と評価2005

    • 著者名/発表者名
      百瀬 真太郎
    • 雑誌名

      電子情報通信学会論文誌 J88-D-II・2

      ページ: 436-440

    • 関連する報告書
      2005 実績報告書
  • [雑誌論文] A Competitive Learning Algorithm with Controlling Maximum Distortion2005

    • 著者名/発表者名
      Takeshi Miura
    • 雑誌名

      Journal of Advanced Computational Intelligence and Intelligent Informatics 9・2

      ページ: 166-174

    • 関連する報告書
      2005 実績報告書
  • [雑誌論文] Systolic Computational Memory Approach to High-Speed Codebook Design2005

    • 著者名/発表者名
      Kentaro Sano
    • 雑誌名

      Proceedings of the 5th IEEE International Symposium on Signal Processing and Information Technology

      ページ: 334-339

    • 関連する報告書
      2005 実績報告書

URL: 

公開日: 2005-04-01   更新日: 2022-08-30  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi