研究概要 |
ディープサブミクロン回路では寄生素子や信号変化によって発生するノイズが回路動作に影響を与えるようになってきている.特に同期式ディジタル回路のクロック信号にクロストークノイズが発生すると,回路内の様々な箇所に誤動作を引き起こす可能性がある.クロストークの発生は偶発的であり,またその原因の完全な排除は困難である.よってクロストークノイズが発生しても正常動作を保証できる耐ノイズ性のある回路設計手法が有効である.本研究では,同期式回路に不正なクロック信号が発生しても正常な動作を保証できるクロック信号の生成方法と同期信号の検出方法を提案した.またこれらの方法は従来設計と互換性のあるものを目指し,その機能はアダプタ回路として既存の回路に組み込むことができる.これらの研究目標に対して,以下の成果を得ることができた. 1.エッジトリガタイプのクロック信号を対象に,不正なクロストークパルスの影響を受けない信号の供給方法を提案した.通常の単発クロック信号を利用したのでは,不正パルスの識別は困難である.よって本研究では,2重(複数)のクロックパルスを正当なクロック信号として供給して,この問題を解決した.この方法では,クロック生成器が規則的な2重クロックパルスを生成し,クロック検出器がそれを正当なクロック信号として検出する. 2.レベルセンシティブタイプのクロック信号を対象に,ノイズによる信号幅の変化をオンラインで自己訂正する方法を提案した.この方法では回路内部で遅延させたクロック信号を参照して,クロック信号幅の変化をオンラインで検出および訂正が可能であり,外部参照信号を必要としない特徴を有する。また提案法はパルスタイプのノイズを排除できる能力も有する.
|