• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

微細プロセスにおいても製造容易なコンフィギャラブルプロセッサ

研究課題

研究課題/領域番号 18680005
研究種目

若手研究(A)

配分区分補助金
研究分野 計算機システム・ネットワーク
研究機関京都大学

研究代表者

小林 和淑  京都大学, 情報学研究科, 准教授 (70252476)

研究期間 (年度) 2006 – 2008
研究課題ステータス 完了 (2008年度)
配分額 *注記
28,080千円 (直接経費: 21,600千円、間接経費: 6,480千円)
2008年度: 8,970千円 (直接経費: 6,900千円、間接経費: 2,070千円)
2007年度: 9,360千円 (直接経費: 7,200千円、間接経費: 2,160千円)
2006年度: 9,750千円 (直接経費: 7,500千円、間接経費: 2,250千円)
キーワードハードウエア設計 / 微細プロセス / プロセッサ / コンフィギャラブル / ばらつき / FPGA / Variation aware
研究概要

ばらつきを利用してコンフィギュラブルプロセッサなどの集積回路の特性向上を図るという研究提案に対し, プロセッサのソフトエラー対策を行なうという研究成果を得た. また, FPGAの配置を修正することで回路特性の向上を図るという研究成果も得た. 回路特性の劣化現象の対策, その解明に関する研究も行ない, 65nmプロセスによるLSIの試作, 測定も行なった.

報告書

(4件)
  • 2008 実績報告書   研究成果報告書 ( PDF )
  • 2007 実績報告書
  • 2006 実績報告書
  • 研究成果

    (46件)

すべて 2009 2008 2007 2006

すべて 雑誌論文 (11件) (うち査読あり 6件) 学会発表 (32件) 産業財産権 (3件)

  • [雑誌論文] Micro/nanoimprinting of Glass under High Temperature Using a CVD Diamond Mold2008

    • 著者名/発表者名
      M. Komori, H. Uchiyama, H. Takebe, T. Kusuura, K. Kobayashi, H. Kuwahara, T. Tsuchiya
    • 雑誌名

      JOURNAL OF MICROMECHANICS AND MICROENGINEERING no.18

      ページ: 65013-65013

    • 関連する報告書
      2008 研究成果報告書
    • 査読あり
  • [雑誌論文] A 90nm 48x48 LUT-Based FPGA Enhancing Speed and Yield Utilizing Within-Die Delay Variations2007

    • 著者名/発表者名
      K. Kobayashi, K. Katsuki, M. Kotani, Y.Sugihara, Y. Kume, H. Onodera
    • 雑誌名

      IEICE Trans. on Electronics vol.E90-C, no.10

      ページ: 1919-1926

    • 関連する報告書
      2008 研究成果報告書
    • 査読あり
  • [雑誌論文] A 90 nm LUT Array for Speed and Yield Enhancement by Utilizing Within-Die Delay Variations2007

    • 著者名/発表者名
      Kazuya Katsuki, Manabu Kotani, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 雑誌名

      IEICE Trans. on Electronics vol.E90-C, no.4

      ページ: 699-707

    • NAID

      110007522167

    • 関連する報告書
      2008 研究成果報告書
    • 査読あり
  • [雑誌論文] A 90nm 48x48 LUT-Based FPGA Enhancing Speed and Yield Utilizing Within-Die Delay Variations2007

    • 著者名/発表者名
      K. Kobayashi, K. Katsuki, M. Kotani, Y. Sugihara, Y. Kume, H. Onodera
    • 雑誌名

      IEICE Transacition on Electronics vol E90-C

      ページ: 1919-1926

    • 関連する報告書
      2007 実績報告書
    • 査読あり
  • [雑誌論文] A 90 nm LUT Array for Speed and Yield Enhancement by Utilizing Within-Die Delay Variations2007

    • 著者名/発表者名
      K. Katsuki, M. Kotani, K. Kobayashi, H. Onodera
    • 雑誌名

      IEICE Transacition on Electronics vol E90-C

      ページ: 699-707

    • NAID

      110007522167

    • 関連する報告書
      2007 実績報告書
    • 査読あり
  • [雑誌論文] A 90 nm LUT Array for Speed and Yield Enhancement by Utilizing Within-Die Delay Variations2007

    • 著者名/発表者名
      Kazuya Katsuki, Manabu Kotani, Kazutoshi Kobayashi, Hidetoshi
    • 雑誌名

      IEICE Trans.on Electronics Vol.E90-C, No.4

      ページ: 699-707

    • NAID

      110007522167

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] A 90nm 8x16 FPGA Enhancing Speed and Yield Utilizing Within-Die Variations2007

    • 著者名/発表者名
      Yuuri Sugihara, Manabu Kotani, Kazuya Katsuki, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 雑誌名

      12th Asia and South Pacific Design Automation Conference

      ページ: 122-123

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] A Leakage Reduction Scheme for Sleep Transistors with Decoupling Capacitors in the Deep Submicron Era2006

    • 著者名/発表者名
      K. Kobayashi, A. Higuchi, H. Onodera
    • 雑誌名

      IEICE Transaction on Electronics vol.E89-C, no.6

      ページ: 838-843

    • NAID

      110007503175

    • 関連する報告書
      2008 研究成果報告書
    • 査読あり
  • [雑誌論文] A Leakage Reduction Scheme for Sleep Transistors with Decoupling Capacitors in the Deep Submicron Era2006

    • 著者名/発表者名
      K.Kobayashi, A.Higuchi, H.Onodera
    • 雑誌名

      IEICE Transaction on Electronics Vol.E89-C, No.6

      ページ: 838-843

    • NAID

      110007503175

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] A 90nm 8x16 LUT-based FPGA Enhancing Speed and Yield Utilizing Within-Die Variations2006

    • 著者名/発表者名
      M.Kotani, K.Katsuki, K.Kobayashi, H.Onodera
    • 雑誌名

      European Solid State Circuit Conference

      ページ: 110-113

    • 関連する報告書
      2006 実績報告書
  • [雑誌論文] A Yield and Speed Enhancement Technique Using Reconfigurable Devices against Within-Die Variations on2006

    • 著者名/発表者名
      K.Kobayashi, M.Kotani, et al.
    • 雑誌名

      International Conference on Field Programmable Logic and Applications

      ページ: 761-764

    • 関連する報告書
      2006 実績報告書
  • [学会発表] Embedded Delay Detectors to Choose the Fastest Route in FPGAs for Variation-aware Reconfiguration2009

    • 著者名/発表者名
      Y. Kume, Y. Sugihara, C. Ngo, K. Kobayashi, H. Onodera
    • 学会等名
      The 15th workshop on Synthesis And System Integration of Mixed Information technologies
    • 発表場所
      Okinawa, Japan
    • 年月日
      2009-03-09
    • 関連する報告書
      2008 実績報告書
  • [学会発表] リーク電流によるNBTI特性の実測による評価2009

    • 著者名/発表者名
      牧野紘明、小林和淑、小野寺秀俊
    • 学会等名
      2009年電子情報通信学会総合大会 エレクトロニクス講演論文集2,no.C-12-18, pp.106
    • 発表場所
      愛媛大学
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] Soft-error Resiliency Evaluation on Delayed Multiple-modular Flip-Flops2009

    • 著者名/発表者名
      Jun Furuta, Yusuke Moritani, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      The 15th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2009)
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] Embedded Delay Detectors to Choose the Fastest Route in FPGAs for Variation-aware Reconfiguration2009

    • 著者名/発表者名
      Yohei Kume, Yuuri Sugihara, Camlai Ngo, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      The 15th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2009)
    • 発表場所
      Okinawa, Japan
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] A Variation-aware Constant-Order Optimization Scheme Utilizing Delay Detectors to Search for Fastest Paths on FPGAs2008

    • 著者名/発表者名
      K. Kobayashi, Y. Kume, C. L. Ngo, Y. Sugihara, H. Onodera
    • 学会等名
      International Conference on Field Programmable Logic and Applications
    • 発表場所
      Heidelberg, Germany
    • 年月日
      2008-09-09
    • 関連する報告書
      2008 実績報告書
  • [学会発表] Performance Optimization by Track.Swapping on Critical Paths Utilizing Random Variations for FPGAs2008

    • 著者名/発表者名
      Y. Sugihara, Y. Kume, K. Kobayashi. H. Onodera
    • 学会等名
      International Conference on Field Programmable Logic and_Applications
    • 発表場所
      Heidelberg, Germany
    • 年月日
      2008-09-09
    • 関連する報告書
      2008 実績報告書
  • [学会発表] Best Ways to Use Billions of Devices on a Chip-Error Predictive, Defect Tolerant and Error Recovery Designs2008

    • 著者名/発表者名
      K. Kobayashi, K. Katsuki, M. Kotani, Y. Sugihara, Y. Kume, H.
    • 学会等名
      ASP-DAC
    • 発表場所
      ソウル
    • 年月日
      2008-01-25
    • 関連する報告書
      2007 実績報告書
  • [学会発表] A Ring-Oscillator Array Circuit for Measurement and Modeling of Gate Delay Variability2008

    • 著者名/発表者名
      Haruhiko Terada, Akira Tsuchiya, Kazutoshi Kobayashi. Hidetoshi Onodera
    • 学会等名
      Workshop on Test Structure Design for Variability Characterization
    • 発表場所
      San Jose
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] A Variation-aware Constant-Order Optimization Scheme Utilizing Delay Detectors to Search for Fastest Paths on FPGAs2008

    • 著者名/発表者名
      Kazutoshi Kobayashi, Yohei Kume, Cam Lai Ngo, Yuuri Sugihara, Hidetoshi Onodera
    • 学会等名
      2008 Internation Conference on Field Programmable Logic and Applications
    • 発表場所
      Heidelberg, Germany
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] Performance Optimization by Track Swapping on Critical Paths Utilizing Random Variations for FPAs2008

    • 著者名/発表者名
      Yuuri Sugihara, Yohei Kume, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      2008 International Conference on Field Programmable Logic and Applications
    • 発表場所
      Heidelberg, Germany
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] リングオシレータアレイによるゲート遅延ばらつきの評価とモデル化2008

    • 著者名/発表者名
      寺田晴彦, 土谷亮, 小林和淑, 小野寺秀俊
    • 学会等名
      DAシンポジウム2008
    • 発表場所
      浜松
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] A Scalable Pipeline Design for Modularizing High Dependable Framework via Spatial Redundancy2008

    • 著者名/発表者名
      Jun Yao, Hajime Shimada, Kazutoshi Kobayashi
    • 学会等名
      DA Symposium 2008
    • 発表場所
      Hamamatsu, Japan
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] SETパルスによる誤動作を防止する遅延挿入フリップフロップのソフトエラー耐性の検討2008

    • 著者名/発表者名
      小林和淑, 森谷祐介, 小野寺秀俊
    • 学会等名
      DAシンポジウム2008
    • 発表場所
      浜松
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] レイアウト規則性が回路性能とばらつきに及ぼす影響の評価2008

    • 著者名/発表者名
      砂川洋輝, 寺田晴彦, 土谷亮, 小林和淑, 小野寺秀俊
    • 学会等名
      DAシンポジウム2008
    • 発表場所
      浜松
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] 遅延比較器を用いた低コストなFPGAの速度・歩留まり向上手法2008

    • 著者名/発表者名
      久米洋平, 杉原有理, Ngo Cam Lai, 小林和淑, 小野寺秀俊
    • 学会等名
      電子情報通信学会技術報告, vol.VLD2007-163, ICD-2007-186
    • 発表場所
      沖縄
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] Speed and Yield Enhancement by Track Swaing on Critical Paths Utilizing Random Variations for FPGAs2008

    • 著者名/発表者名
      Yuuri Sugihara, Yohei Kume, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      FPGA
    • 発表場所
      Monterey, California, USA
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] Best Ways to Use Billions of Devices on a Chip - Error Predictive, Defect Tolerant and Error Recovery Designs2008

    • 著者名/発表者名
      Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      The 13th Asia and South Pacific Design Automation Conference
    • 発表場所
      Seoul
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] チップ内ばらつきを利用して歩留まりと速度を向上させるFPGA2007

    • 著者名/発表者名
      久米洋平、杉原有理、香月和也、小林和淑、小野寺秀俊
    • 学会等名
      第11回システムLSIワークショップ予稿集
    • 発表場所
      北九州国際会議場
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] ランダムばらつきを利用したトラック入れ替えによるFPGAの速度と歩留まり向上2007

    • 著者名/発表者名
      杉原有理、久米洋平、小林和淑、小野寺秀俊
    • 学会等名
      電子情報通信学会技術報告(RECONF2007-34),vol.107, no.340
    • 発表場所
      北九州国際会議場
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] Estimation of Yield Enhancement by Critical Path Reconfiguration Utilizing Random Variations on Deep-submicron FPGAs,2007

    • 著者名/発表者名
      Yuuri Sugihara, Yohei Kume, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      SASIMI 2007
    • 発表場所
      Sapporo, Japan
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] 配線自由度によるばらつきを利用したFPGAの速度向上2007

    • 著者名/発表者名
      杉原有理、小林和淑、小野寺秀俊
    • 学会等名
      DAシンポジウム2007
    • 発表場所
      浜松
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] 卓上テスト環境によるばらつき測定の高速化2007

    • 著者名/発表者名
      久米洋平, 小林和淑, 小野寺秀俊
    • 学会等名
      電子情報通信学会総合大会予稿集
    • 発表場所
      名城大学
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] A 90nm 8x16 FPGA Enhancing Speed and Yield Utilizing Within-Die Variations2007

    • 著者名/発表者名
      Yuuri Sugihara, Manabu Kotani, Kazuya Katsuki, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      12th Asia and South Pacific Design Automation Conference
    • 発表場所
      Yokohama
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] ダイアモンドシールドを用いたガラスマイクロ・ナノインプリントの加工法の研究2006

    • 著者名/発表者名
      小森雅晴, 内山裕陽, 武部博倫, 楠浦崇央, 前川忠彦, 小林和淑
    • 学会等名
      第6回生産加工・工作機械部門講演会講演論文集
    • 発表場所
      神奈川
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] A 90nm 8x16 LUT-based FPGA Enhancing Speed and Yield Utilizing Within-Die Variations2006

    • 著者名/発表者名
      M. Kotani, K. Katsuki, K. Kobayashi, H. Onodera
    • 学会等名
      European Solid State Circuit Conference
    • 発表場所
      Montreux, Switzerland
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] 微細プロセスを用いたFPGA設計手法2006

    • 著者名/発表者名
      小林和淑
    • 学会等名
      信学技報リコンフィギャラブルシステム,vol.106, no.246(RECONF 2006-26)
    • 発表場所
      熊本
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] A Yield and Speed Enhancement Technique Using Reconfigurable Devices against Within-Die Variations on the Nanometer Regime2006

    • 著者名/発表者名
      K. Kobayashi, M. Kotani, K. Katsuki, Y. Takatsukasa, K. Ogata, Y. Sugihara, H. Onodera
    • 学会等名
      2006 International Conference on Field Programmable Logic and Applications
    • 発表場所
      Madrid, spain
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] VDEC利用者から見たスターシャトル2006

    • 著者名/発表者名
      小林和淑
    • 学会等名
      STARCフォーラム2006
    • 発表場所
      横浜
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] FPGAのチップ内ばらつきを利用した再配置による高速化の検討2006

    • 著者名/発表者名
      尾形幸亮, 小谷学, 香月和也, 小林和淑, 小野寺秀俊
    • 学会等名
      信学技報リコンフィギャラブルシステム,vol.106, no.50(RECONF2006-14)
    • 発表場所
      仙台
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] チップ内ばらつきを考慮したFPGA内配線モデルの検討2006

    • 著者名/発表者名
      杉原有理, 高務祐哲, 小林和淑, 小野寺秀俊
    • 学会等名
      第19回 回路とシステム軽井沢ワークショップ
    • 発表場所
      軽井沢プリンスホテル
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] Extracting a Random Component of Variation from Measurement Results of a 90 nm LUT Array2006

    • 著者名/発表者名
      Kazuya Katsuki, Manabu Kotani, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      SASIMI2006
    • 発表場所
      Nagoya
    • 関連する報告書
      2008 研究成果報告書
  • [学会発表] Deterministic/Probablistic Noise and Bit Error Rate Modeling on On-chip Global Interconnect2006

    • 著者名/発表者名
      Yoichi Yuyama, Kazutoshi Kobayashi, Hidetoshi Onodera
    • 学会等名
      SASIMI2006
    • 発表場所
      Nagoya
    • 関連する報告書
      2008 研究成果報告書
  • [産業財産権] 半導体デバイス2008

    • 発明者名
      小林和淑, 杉原有理, 久米洋平, 小野寺秀俊
    • 権利者名
      国立大学法人京都大学
    • 産業財産権番号
      2008-026588
    • 出願年月日
      2008-02-06
    • 関連する報告書
      2008 研究成果報告書
  • [産業財産権] 多重化実行に対してスケーラブルなプロセッサのパイプライン2008

    • 発明者名
      嶋田創, 姚駿, 小林和淑
    • 権利者名
      国立大学法人京都大学
    • 産業財産権番号
      2008-214900
    • 出願年月日
      2008-08-25
    • 関連する報告書
      2008 研究成果報告書
  • [産業財産権] 半導体デバイス2008

    • 発明者名
      小林和淑 他
    • 権利者名
      京都大学
    • 産業財産権番号
      2008-026588
    • 出願年月日
      2008-02-06
    • 関連する報告書
      2007 実績報告書

URL: 

公開日: 2006-04-01   更新日: 2016-04-21  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi