研究課題/領域番号 |
21500048
|
研究種目 |
基盤研究(C)
|
配分区分 | 補助金 |
応募区分 | 一般 |
研究分野 |
計算機システム・ネットワーク
|
研究機関 | 弘前大学 |
研究代表者 |
深瀬 政秋 弘前大学, 大学院・理工学研究科, 教授 (10125643)
|
研究分担者 |
佐藤 友暁 弘前大学, 総合情報処理センター, 准教授 (00336992)
|
研究期間 (年度) |
2009 – 2011
|
研究課題ステータス |
完了 (2011年度)
|
配分額 *注記 |
4,420千円 (直接経費: 3,400千円、間接経費: 1,020千円)
2011年度: 1,690千円 (直接経費: 1,300千円、間接経費: 390千円)
2010年度: 1,950千円 (直接経費: 1,500千円、間接経費: 450千円)
2009年度: 780千円 (直接経費: 600千円、間接経費: 180千円)
|
キーワード | ユビキタスプロセッサ / CMOS / チップ / ハードウェア暗号 / 二重化暗号 / 次世代IT / ユビキタス / VLSI / 暗号 / ハードウェア |
研究概要 |
本研究は、RAC (random addressing cryptography)とデータ秘匿を合わせた二重化ハードウェア暗号方式を開発し、VLSIプロセッサに組込み、0.18μm CMOSの5.0mm×7.5mmチップへ実装した。プロセッサ全体のクロックスピードと消費電力は200MHz、275mWである。Cipher pipeあたりのハードウェアコストは0.1mm角の270セルで、スループットは0.19GOPS/cipher pipeである。
|