• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 前のページに戻る

ディペンダビリティを備えた高性能FPGAアーキテクチャに関する研究

研究課題

研究課題/領域番号 23300017
研究種目

基盤研究(B)

配分区分補助金
応募区分一般
研究分野 計算機システム・ネットワーク
研究機関熊本大学

研究代表者

飯田 全広  熊本大学, 自然科学研究科, 准教授 (70363512)

研究分担者 末吉 敏則  熊本大学, 自然科学研究科, 教授 (00117136)
尼崎 太樹  熊本大学, 自然科学研究科, 助教 (50467974)
連携研究者 尼崎 太樹  熊本大学, 自然科学研究科, 助教 (50467974)
研究期間 (年度) 2011-04-01 – 2014-03-31
研究課題ステータス 完了 (2013年度)
配分額 *注記
15,990千円 (直接経費: 12,300千円、間接経費: 3,690千円)
2013年度: 4,810千円 (直接経費: 3,700千円、間接経費: 1,110千円)
2012年度: 7,020千円 (直接経費: 5,400千円、間接経費: 1,620千円)
2011年度: 4,160千円 (直接経費: 3,200千円、間接経費: 960千円)
キーワードリコンフィギャラブルシステム / FPGA / ディペンダブルシステム / ソフトエラー / SEU / LSI試作 / ディペンダブル・コンピュ ーティング / 電子デバイス・機器 / FPGA / ハードエラー検出.回避 / ディペンダブル・コンピューティング / ハードエラー検出 / ハードエラー回避 / LSIテスト
研究概要

SoC市場は、高集積化の進展とともに多様化しており、設計はより複雑になってきている。FPGAの搭載はこの問題を解決策として有望である。しかし、FPGAは大量のメモリからできているため、ソフトエラーが発生したときに回路故障につながる。
本研究は、信頼性の高いリコンフィギャラブル・ロジックのアーキテクチャとして、SoC用フォールトトレラントFPGA(FT-FPGA)アーキテクチャと、その設計ツール(CAD)を提案している。また、FT-FPGAの試作チップを開発し、このチップの一連の評価によって、FT-FPGAは、ハードエラーおよびソフトエラーの回避と自動修復の能力を有することを確認した。

報告書

(4件)
  • 2013 実績報告書   研究成果報告書 ( PDF )
  • 2012 実績報告書
  • 2011 実績報告書
  • 研究成果

    (33件)

すべて 2013 2012 2011

すべて 雑誌論文 (12件) (うち査読あり 11件) 学会発表 (21件)

  • [雑誌論文] システムLSI搭載FPGA-IPコア向け物理故障検出及び回避手法2013

    • 著者名/発表者名
      尼崎太樹, 西谷祐樹, 井上万輝, 飯田全広, 久我守弘, 末吉敏則
    • 雑誌名

      信学論D

      巻: Vol.J96-D, No.12 ページ: 3019-3029

    • NAID

      40019900178

    • 関連する報告書
      2013 研究成果報告書
    • 査読あり
  • [雑誌論文] システムLSI搭載FPGA-IPコア向け物理故障検出及び回避手法2013

    • 著者名/発表者名
      尼崎太樹,西谷祐樹,井上万輝,飯田全広,久我守弘,末吉敏則
    • 雑誌名

      信学論D

      巻: Vol.J96-D,No.12 ページ: 3019-3029

    • NAID

      40019900178

    • 関連する報告書
      2013 実績報告書
    • 査読あり
  • [雑誌論文] FPGA Design Framework Combined with Commercial VLSI CAD2013

    • 著者名/発表者名
      Q.Zhao, K.Inoue, M.Amagasaki, M.Iida, M.Kuga, T.Sueyoshi
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: Vol.E96-D, No.8 ページ: 1602-1612

    • NAID

      130003370942

    • 関連する報告書
      2013 実績報告書
  • [雑誌論文] COGRE : A Novel Compact Logic Cell Architecture for Area Minimization2012

    • 著者名/発表者名
      M.Iida, M.Amagasaki, Y.Okamoto, Q.Zhao and T.Sueyoshi
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: Vol.E95-D, No.2 ページ: 294-302

    • NAID

      10030610468

    • 関連する報告書
      2013 研究成果報告書
    • 査読あり
  • [雑誌論文] An Easily Testable Routing Architecture and Prototype Chip2012

    • 著者名/発表者名
      K.Inoue, M.Koga, M.Amagasaki, M.Iida, Y.Ichida, M.Saji, J.Iida and T.Sueyoshi
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: Vol.E95-D, No.2 ページ: 303-313

    • NAID

      10030610493

    • 関連する報告書
      2013 研究成果報告書
    • 査読あり
  • [雑誌論文] A bitstream relocation technique to improve flexibility of partial reconfiguration2012

    • 著者名/発表者名
      Y.Ichinomiya, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 雑誌名

      Lecture Notes in Computer Science, Springer-Verlag Berlin Heidelberg

      巻: 7439 ページ: 139-152

    • 関連する報告書
      2012 実績報告書
    • 査読あり
  • [雑誌論文] Fault Recovery Technique for TMR Softcore Processor System using Partial Reconfiguration2012

    • 著者名/発表者名
      M.Fujino, H.Tanaka, Y.Ichinomiya, M.Kuga, M.Iida, M.Amagasaki and T.Sueyoshi
    • 雑誌名

      Lecture Notes in Computer Science, Springer-Verlag Berlin Heidelberg

      巻: 7439 ページ: 392-404

    • 関連する報告書
      2012 実績報告書
    • 査読あり
  • [雑誌論文] Fault-Injection Analysis to Estimate SEU Failure in Time by Using Frame-Based Partial Reconfiguration2012

    • 著者名/発表者名
      Y.Ichinomiya, T.Kimura, M.Amagasaki, M.Kuga, M.Iida and T.Sueyoshi
    • 雑誌名

      IEICE Transactions on Fundamentals of Electronics

      巻: Vol.E95-A, No.12 ページ: 2347-2356

    • NAID

      10031161369

    • 関連する報告書
      2012 実績報告書
    • 査読あり
  • [雑誌論文] COGRE: A Novel Compact Logic Cell Architecture for Area Minimization2012

    • 著者名/発表者名
      M.Iida, M.Amagasaki, Y.Okamoto, Q.Zhao, T.Sueyoshi
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E95-D 号: 2 ページ: 294-302

    • DOI

      10.1587/transinf.E95.D.294

    • NAID

      10030610468

    • ISSN
      0916-8532, 1745-1361
    • 関連する報告書
      2011 実績報告書
    • 査読あり
  • [雑誌論文] An Easily Testable Routing Architecture and Prototype Chip2012

    • 著者名/発表者名
      K.Inoue, M.Amagasaki, M.Iida, T.Sueyoshi
    • 雑誌名

      IEICE Transactions on Information and Systems

      巻: E95-D 号: 2 ページ: 303-313

    • DOI

      10.1587/transinf.E95.D.303

    • NAID

      10030610493

    • ISSN
      0916-8532, 1745-1361
    • 関連する報告書
      2011 実績報告書
    • 査読あり
  • [雑誌論文] A Novel Soft Error Detection and Correction Circuit for Embedded Reconfigurable Systems2011

    • 著者名/発表者名
      Q.Zhao, Y.Ichinomiya, M.Amagasaki, M.Iida and T.Sueyoshi
    • 雑誌名

      IEEE Embedded Systems Letters

      巻: Vol.3, Issue3 ページ: 89-92

    • 関連する報告書
      2013 研究成果報告書
    • 査読あり
  • [雑誌論文] A Novel Soft Error Detection and Correction Circuit for Embedded Reconfigurable Systems2011

    • 著者名/発表者名
      Qian Zhao, Yoahihiro Ichinomiya, et al
    • 雑誌名

      IEEE Embedded Systems Letters

      巻: 3 号: 3 ページ: 89-92

    • DOI

      10.1109/les.2011.2167213

    • 関連する報告書
      2011 実績報告書
    • 査読あり
  • [学会発表] An Automatic Design and Implementation Framework for Reconfigurable Logic IP Core2013

    • 著者名/発表者名
      Q.Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      Proc. of 23th International Conference on Field Programmable Logic and Applications (FPL2013)
    • 発表場所
      Porto, Portugal
    • 年月日
      2013-09-04
    • 関連する報告書
      2013 研究成果報告書
  • [学会発表] DEFECT-ROBUST FPGA ARCHITECTURES FOR INTELLECTUAL PROPERTY CORES IN SYSTEM LSI2013

    • 著者名/発表者名
      M.Amagasaki, Kazuki Inoue, Qian Zhao, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      Proc. of 23th International Conference on Field Programmable Logic and Applications (FPL2013)
    • 発表場所
      Porto, Portugal
    • 年月日
      2013-09-02
    • 関連する報告書
      2013 研究成果報告書
  • [学会発表] An Automatic Design and Implementation Framework for Reconfigurable Logic IP Core2013

    • 著者名/発表者名
      Qian Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      Proc. International Conference on ENGINEERING OF RECONFIGURABLE SYSTEMS AND ALGORITHMS (ERSA2013)
    • 発表場所
      Las Vegas, Nevada, USA
    • 年月日
      2013-07-22
    • 関連する報告書
      2013 研究成果報告書
  • [学会発表] AN FPGA DESIGN AND IMPLEMENTATION FRAMEWORK COMBINED WITH COMMERCIAL VLSI CADS2013

    • 著者名/発表者名
      Qian Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      Proc. 8th International Workshop on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC2013)
    • 発表場所
      Darmstadt, Germany
    • 年月日
      2013-07-11
    • 関連する報告書
      2013 研究成果報告書
  • [学会発表] A Novel FPGA Design Framework with VLSI Post-routing erformance Analysis2013

    • 著者名/発表者名
      Q.Zhao, K.Inoue, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      Proc. 21st ACM/SIGDA International Symposium on Field-Programmable Gate Arrays (FPGA2013)
    • 発表場所
      Monterey, California
    • 年月日
      2013-02-12
    • 関連する報告書
      2013 研究成果報告書
  • [学会発表] DEFECT-ROBUST FPGA ARCHITECTURES FOR INTELLECTUAL PROPERTY CORES IN SYSTEM LSI2013

    • 著者名/発表者名
      M.Amagasaki, Kazuki Inoue, Qian Zhao, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      23th International Conference on Field Programmable Logic and Applications (FPL2013)
    • 発表場所
      Porto, Porutugal
    • 関連する報告書
      2013 実績報告書
  • [学会発表] An Automatic Design and Implementation Framework for Reconfigurable Logic IP Core2013

    • 著者名/発表者名
      Q.Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      23th International Conference on Field Programmable Logic and Applications (FPL2013)
    • 発表場所
      Porto, Porutugal
    • 関連する報告書
      2013 実績報告書
  • [学会発表] An Automatic Design and Implementation Framework for Reconfigurable Logic IP Core2013

    • 著者名/発表者名
      Qian Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      International Conference on ENGINEERING OF RECONFIGURABLE SYSTEMS AND ALGORITHMS(ERSA2013)
    • 発表場所
      Las Vegas, Nevada, USA
    • 関連する報告書
      2013 実績報告書
  • [学会発表] An FPGA design and implementation framework combined with commercial VLSI CADs2013

    • 著者名/発表者名
      Qian Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      International Workshop on Reconfigurable Communication-centric Systems-on-Chip(ReCoSoC2013)
    • 発表場所
      Darmstadt, Germany
    • 関連する報告書
      2013 実績報告書
  • [学会発表] A Novel Physical Defects Recovery Technique for FPGA-IP cores2012

    • 著者名/発表者名
      Y.Nishitani, K.Inoue, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      Proc. International Conference on Reconfigurable Computing and FPGAs (ReConFig2012)
    • 発表場所
      Cancun, Mexico
    • 年月日
      2012-12-06
    • 関連する報告書
      2013 研究成果報告書 2012 実績報告書
  • [学会発表] Evaluation of fault tolerant technique based on homogeneous FPGA architecture2012

    • 著者名/発表者名
      Y.Nishitani, K.Inoue, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      Proc. the 20th IFIP International Conference on Very Large Scale Integration
    • 発表場所
      Santa Cruz, CA, USA
    • 年月日
      2012-10-10
    • 関連する報告書
      2013 研究成果報告書
  • [学会発表] Fault Detection and Avoidance of FPGA in Various Granularities2012

    • 著者名/発表者名
      K.Inoue, Y.Nishitani, M.Amagasaki, M.Iida and T.Sueyoshi
    • 学会等名
      Proc. 22th International Conference on Field Programmable Logic and Applications (FPL2012)
    • 発表場所
      Oslo, Norway
    • 年月日
      2012-08-29
    • 関連する報告書
      2013 研究成果報告書 2012 実績報告書
  • [学会発表] Designing flexible reconfigurable regions to relocate partial bitstreams2012

    • 著者名/発表者名
      Y.Ichinomiya, S.Usagawa, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
    • 学会等名
      Proc. the 20th Annual International IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM2012)
    • 発表場所
      Toronto, Canada
    • 関連する報告書
      2012 実績報告書
  • [学会発表] Evaluation of fault tolerant technique based on homogeneous FPGA architecture2012

    • 著者名/発表者名
      Y.Nishitani, K.Inoue, Motoki Amagasaki, M.Iida, M.Kuga and T.Sueyoshi
    • 学会等名
      Proc. the 20th IFIP International Conference on Very Large Scale Integration (VLSI-SoC2012)
    • 発表場所
      Santa Cruz, USA
    • 関連する報告書
      2012 実績報告書
  • [学会発表] Accelerated evaluation of SEU failure-in-time using frame-based partial reconfiguration2012

    • 著者名/発表者名
      Y.Ichinomiya, K.Takano, M.Amagasaki, M.Kuga, M.Iida and T.Sueyoshi
    • 学会等名
      Proc. International Conference on Field Programmable Technology(ICFPT2012)
    • 発表場所
      Seoul, Korea
    • 関連する報告書
      2012 実績報告書
  • [学会発表] An Easily Testable Routing Architecture of FPGA2011

    • 著者名/発表者名
      M.Iida, K.Inoue, M.Amagasaki and T.Sueyoshi
    • 学会等名
      Proc. the 19th IFIP International Conference on Very Large Scale Integration (VLSI-SoC2011)
    • 発表場所
      Hong Cong, China
    • 年月日
      2011-10-03
    • 関連する報告書
      2013 研究成果報告書
  • [学会発表] An Easily Testable Routing Architecture of FPGA2011

    • 著者名/発表者名
      M.Iida, K.Inoue, M.Amagasaki, T.Sueyoshi
    • 学会等名
      19th IFIP International Conference on Very Large Scale Integration (VLSI-SoC2011)
    • 発表場所
      Hong Cong, Chaina
    • 年月日
      2011-10-03
    • 関連する報告書
      2011 実績報告書
  • [学会発表] LUT間の入力共有に基づく小面積論理クラスク構造の一提案2011

    • 著者名/発表者名
      高橋知也, 井上万輝, 尼崎太樹, 飯田全広, 久我守弘, 末吉敏則
    • 学会等名
      IEICEリコンフィギャラブルシステム研究会
    • 発表場所
      名古屋大学
    • 年月日
      2011-09-26
    • 関連する報告書
      2011 実績報告書
  • [学会発表] AN EASILY TESTABLE ROUTING ARCHITECTURE AND EFFICIENT TEST TECHNIQUE2011

    • 著者名/発表者名
      K.Inoue, H.Yosho, M.Amagasaki, M.Iida and T.Sueyoshi
    • 学会等名
      Proc. 21th International Conference on Field Programmable Logic and Applications (FPL2011)
    • 発表場所
      Chania, Greece
    • 年月日
      2011-09-06
    • 関連する報告書
      2013 研究成果報告書
  • [学会発表] \AN EASILY TESTABLE ROUTING ARCHITECTURE AND EFFICIENT TEST TECHNIQUE2011

    • 著者名/発表者名
      K.Inoue, H.Yosho, M.Amagasaki, M.Iida, T.Sueyoshi
    • 学会等名
      21th International Conference on Field Programmable Logic and Applications (FPL2011)
    • 発表場所
      Chania, Greece
    • 年月日
      2011-09-06
    • 関連する報告書
      2011 実績報告書
  • [学会発表] ホモジニアスな配線構造によるFPGA設計の容易化2011

    • 著者名/発表者名
      井上万輝, 尼崎太樹, 飯田全広
    • 学会等名
      IEICEリコンフィギャラブルシステム研究会
    • 発表場所
      北海道大学
    • 年月日
      2011-05-13
    • 関連する報告書
      2011 実績報告書

URL: 

公開日: 2011-04-06   更新日: 2019-07-29  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi