研究課題/領域番号 |
24700049
|
研究種目 |
若手研究(B)
|
配分区分 | 基金 |
研究分野 |
計算機システム・ネットワーク
|
研究機関 | 山梨大学 (2013) 九州大学 (2012) |
研究代表者 |
兼本 大輔 山梨大学, 医学工学総合研究部, 助教 (90603332)
|
研究期間 (年度) |
2012-04-01 – 2014-03-31
|
研究課題ステータス |
完了 (2013年度)
|
配分額 *注記 |
4,420千円 (直接経費: 3,400千円、間接経費: 1,020千円)
2013年度: 1,690千円 (直接経費: 1,300千円、間接経費: 390千円)
2012年度: 2,730千円 (直接経費: 2,100千円、間接経費: 630千円)
|
キーワード | LSI / 無線 / 1bit 分解能 A/D / ディザ / A/D変換器 / 1bit分解能 / 1bit A/D変換 / ディザ信号 / RF回路 / WLAN |
研究概要 |
本研究の目的は,無線通信チップの受信回路部を低コストで実装する手法の開発にある.具体的には,シングルキャリア位相変調方式を想定する事で,LSIの受信部分を構成しているVGAと高分解能A/D変換器の組み合わせを不要にし,占有面積が非常に小さい「1bit分解能A/D変換器」のみでシステムを構成する方法の検討を行った.1bit分解能A/D変換器に対応した等化器を活用する事で,A/D変換器の面積を0.007平方ミリメートルに抑えたハードウエアを構成し,実機検証を行った.また,提案技術を応用する事で,小面積を実現しながら約7dB程度のSNR改善を実現した.
|