研究課題
基盤研究(C)
本研究ではフローティングゲートに蓄積する電荷を段階的に制御することによって1個のメモリセルで多値(多ビットの値)を記憶できるマルチレベルセルフラッシュメモリに対する効果的な符号を開発している.メモリセルに生じる誤りが近傍値への誤りに限られることを利用した単一隣接誤り訂正符号を開発した.また,マルチレベルセルフラッシュメモリではページ内の複数セルの値を上位ビットから確定していくマルチページプログラミングが利用されページごとにビット誤り訂正符号が利用されているのを考慮して,誤り率を改善した復号手法を提案した.
すべて 2017 2016 2015 2014
すべて 雑誌論文 (1件) (うち査読あり 1件) 学会発表 (6件) (うち国際学会 1件)
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences
巻: E100.A 号: 2 ページ: 653-662
10.1587/transfun.E100.A.653
130005306024