研究概要 |
ビジョンチップは超並列抵抗回路網をアナログCMOSで実現した,センサー内臓の視覚情報処理用集積回路である.チップに対し外界像は並列に入力され,回路網のダイナミックスにより完全に並列に処理されるため,従来の直列型デジタルコンピュータが不得手とする画像処理の諸問題に対し,一つのブレイクスルー を与えることが期待される.平成5年度の研究目標は、主として動きを検出する超並列抵抗回路網の設計にあった.この回路網は網膜に存在する動き検出細胞をモデルとした等価電気回路網である.本年度は以下の結果を得ることができた. 1.網膜において,動き検出細胞へ入力を送る双極細胞応答の時間特性を記述する等価電気回路網の構築を行った.この等価電気回路網の入出力特性を計算機によりシミュレーション解析した.応答は生理学実験により得られているものとよく一致することが分かった.また細胞間距離や細胞の抵抗などの回路パラメータの値がどのように出力に影響を及ぼすかを数学的および数値的に明らかにした. 2.1.で得られた等価電気回路網に非線形要素をいれて,方向選択性を持った速度検出回路が構成できる事を,計算機シミュレーションにより確認した. 3.1.の等価電気回路網をアナログCMOS回路により実現するために,アナログ回路シミュレーションソフトにより回路設計を行った.
|